特許
J-GLOBAL ID:200903063558600796
薄膜コンデンサおよび基板
発明者:
出願人/特許権者:
公報種別:公開公報
出願番号(国際出願番号):特願平11-120386
公開番号(公開出願番号):特開2000-311832
出願日: 1999年04月27日
公開日(公表日): 2000年11月07日
要約:
【要約】【課題】実装が容易でかつ積層化が容易な低インダクタンス構造を有し、回路等への実装時の安定性を向上した薄膜コンデンサを提供する。【解決手段】誘電体層1の下面に第1電極層2を、上面に第2電極層3を形成してなる容量素子A、B、Cを所定間隔を置いて複数並置するとともに、該複数の容量素子A、B、Cの間に、第1電極層2同士を接続する複数の第1端子電極層4を設け、第2電極層3同士を接続する複数の第2端子電極層5を設け、さらに、両端の容量素子A、Cの第1電極層2に、それぞれ外方に突出する複数の第3端子電極層7を設け、第2電極層3に、それぞれ外方に突出する複数の第4端子電極層8を設け、第1、第2、第3、第4端子電極層4、5、7、8に外部端子9を設けてなる。
請求項(抜粋):
誘電体層の下面に第1電極層を、上面に第2電極層を形成してなる容量素子を所定間隔を置いて複数並置するとともに、該複数の容量素子の間に、前記第1電極層同士を接続する複数の第1端子電極層を設け、かつ前記複数の容量素子の間に、前記第2電極層同士を接続する複数の第2端子電極層を、前記第1端子電極層と異なる位置に設け、さらに、両端の前記容量素子の第1電極層に、それぞれ外方に突出する複数の第3端子電極層を設け、両端の前記容量素子の第2電極層に、それぞれ外方に突出する複数の第4端子電極層を、前記第3端子電極層と異なる位置に設け、前記第1端子電極層、前記第2端子電極層、前記第3端子電極層および前記第4端子電極層に外部端子を設けてなることを特徴とする薄膜コンデンサ。
IPC (2件):
FI (2件):
H01G 4/06 102
, H01G 4/38 A
Fターム (19件):
5E082AB03
, 5E082BB02
, 5E082BC14
, 5E082BC23
, 5E082CC02
, 5E082EE05
, 5E082EE11
, 5E082EE17
, 5E082EE23
, 5E082EE26
, 5E082EE37
, 5E082FG03
, 5E082FG26
, 5E082FG41
, 5E082FG42
, 5E082GG01
, 5E082GG10
, 5E082KK01
, 5E082MM28
引用特許: