特許
J-GLOBAL ID:200903063798452441

半導体集積回路

発明者:
出願人/特許権者:
代理人 (1件): 佐藤 一雄 (外3名)
公報種別:公開公報
出願番号(国際出願番号):特願平11-186700
公開番号(公開出願番号):特開2001-016086
出願日: 1999年06月30日
公開日(公表日): 2001年01月19日
要約:
【要約】【課題】 スイッチング素子の寄生ダイオードに起因するスイッチング時のスパイク電流を抑制可能な半導体集積回路等を提供する。【解決手段】 本発明に係る半導体集積回路は、第一の方向の電流を、所定電圧の印加に応じて負荷に流す第一のスイッチング手段と、第一の方向と逆方向の第二の方向の電流を、所定電圧の印加に応じて負荷に流す第二のスイッチング手段と、所定電圧以下の任意の電圧を第一のスイッチング手段に印加可能な第一の電圧印加手段と、所定電圧以下の任意の電圧を第二のスイッチング手段に印加可能な第二の電圧印加手段とを備えたものである。
請求項(抜粋):
第一の方向の電流を、所定電圧の印加に応じて負荷に流す第一のスイッチング手段と、前記第一の方向と逆方向の第二の方向の電流を、所定電圧の印加に応じて前記負荷に流す第二のスイッチング手段と、前記所定電圧以下の任意の電圧を前記第一のスイッチング手段に印加可能な第一の電圧印加手段と、前記所定電圧以下の任意の電圧を前記第二のスイッチング手段に印加可能な第二の電圧印加手段と、を備えたことを特徴とする半導体集積回路。
IPC (2件):
H03K 17/66 ,  H03K 17/16
FI (2件):
H03K 17/66 B ,  H03K 17/16 H
Fターム (25件):
5J055AX08 ,  5J055AX25 ,  5J055AX44 ,  5J055AX46 ,  5J055AX64 ,  5J055AX65 ,  5J055BX16 ,  5J055CX10 ,  5J055CX20 ,  5J055DX13 ,  5J055DX14 ,  5J055DX22 ,  5J055DX60 ,  5J055DX73 ,  5J055DX83 ,  5J055EY01 ,  5J055EY03 ,  5J055EY12 ,  5J055EY29 ,  5J055EZ10 ,  5J055EZ56 ,  5J055FX04 ,  5J055FX38 ,  5J055GX01 ,  5J055GX04
引用特許:
審査官引用 (7件)
  • 特開昭64-023770
  • 特開昭64-023770
  • 特開平1-228214
全件表示

前のページに戻る