特許
J-GLOBAL ID:200903064164003861

グラフィックス用フレームメモリ装置

発明者:
出願人/特許権者:
代理人 (1件): 藤本 博光
公報種別:公開公報
出願番号(国際出願番号):特願平7-084167
公開番号(公開出願番号):特開平8-278779
出願日: 1995年04月10日
公開日(公表日): 1996年10月22日
要約:
【要約】【目的】 フレームメモリへのアクセスをスムーズに行い、描画速度を向上させるグラフィックス用フレームメモリ制御装置を提供することにある。【構成】 第1メモリ10と第2メモリ11の1対のフレームメモリと、メモリ制御装置12からなる。フレームメモリ10,11は、第1バンクAと第2バンクBに分割され、それぞれのバンクアドレスは市松模様に配置されている。このメモリ制御置12は、第1アドレス加算器14と、第2アドレス加算器14と、第1セレクタ15と、第2セレクタ16と、第3セレクタ17とからなる。アクセスしているアドレスの水平及び垂直方向のアドレスを同時に指定する。
請求項(抜粋):
表示画面のピクセル配置に対応してアドレス配置を構成するフレームメモリと、該フレームメモリを制御する制御手段を有するグラフィックス用フレームメモリ装置において、前記フレームメモリは、4個のバンクに論理分割され、奇数行に第1バンクと第2バンクのアドレスを交互に配置し、偶数行に第3バンクと第4バンクのアドレスを交互に配置する構造であり、前記制御手段は、アクセス中のアドレスに隣接する垂直方向及び水平方向のアドレスを指定する手段であることを特徴とするグラフィックス用フレームメモリ装置。
IPC (2件):
G09G 5/36 530 ,  G06F 3/153 320
FI (2件):
G09G 5/36 530 J ,  G06F 3/153 320 L
引用特許:
審査官引用 (3件)

前のページに戻る