特許
J-GLOBAL ID:200903065335544714

同じ極性を有するMISトランジスタを用いるシフトレジスタの改良

発明者:
出願人/特許権者:
代理人 (1件): 伊東 忠彦
公報種別:公開公報
出願番号(国際出願番号):特願2005-341578
公開番号(公開出願番号):特開2006-127751
出願日: 2005年11月28日
公開日(公表日): 2006年05月18日
要約:
【課題】多数の縦続された段(n-1,n,n+1)を有するシフトレジスタの改良に関する。【解決手段】各段nは、ノードDの出力より成り、段n-1の出力と、段n+1の出力と、第1及び第2のクロック信号(φ1,φ2)とに接続されている。段は、クロック信号φ1のハイとロウとの間で切り替わる第1の半導体装置(MN2)により構成され、第1の半導体装置はノードGの電位により制御される。ノードGは、段n-1の出力により制御される第2の半導体装置(MN1)を介して前の段(n-1)の出力に接続され、段n+1の出力により制御される第3の半導体装置(MN3)を介して負電位(V-)に接続され、キャパシタンス(C2)を介して第2のクロック信号φ2に接続される。シフトレジスタは、ノードGと段n+1の出力との間に設けられたキャパシタンス(C3)を更に有する。上記シフトレジスタは液晶ディスプレイ用ドライバに使用される。【選択図】図7
請求項(抜粋):
各段(n)が第1のノード(D)に出力を有し、前の段(n-1)の出力、次の段(n+1)の出力、並びに、第1及び第2のクロック信号(φ1,φ2)を送出する手段に接続されている複数の縦続された段(n-1,n,n+1)を含み、 上記段は上記第1のクロック信号(φ1)の高い値と低い値との間で出力(n)を切り替える第1の半導体出力装置(MN2)を含み、 上記第1の半導体出力装置は第2のノード(G)の電位により制御され、 上記第2のノード自体は、 -第1のキャパシタンスを介して上記第2のクロック信号(φ2)を送出する手段に接続されている、シフトレジスタであって、 上記第2のノードは、更に、 -上記前の段(n-1)の出力によって制御される第2の半導体装置(MN1)を介して第1の高い若しくは低い電位(Vb)に接続され、 -上記次の段(n+1)の出力によって制御される第3の半導体装置(MN3)を介して第2の低い若しくは高い電位(Vh)に接続されていることを特徴とするレジスタ。
IPC (4件):
G11C 19/28 ,  G09G 3/20 ,  G09G 3/36 ,  G11C 19/00
FI (7件):
G11C19/28 D ,  G09G3/20 623H ,  G09G3/20 622E ,  G09G3/36 ,  G09G3/20 670J ,  G09G3/20 670E ,  G11C19/00 J
Fターム (20件):
5C006AF72 ,  5C006BC20 ,  5C006BF03 ,  5C006BF04 ,  5C006BF34 ,  5C006BF37 ,  5C006BF42 ,  5C006FA18 ,  5C006FA33 ,  5C006FA36 ,  5C006FA37 ,  5C006FA41 ,  5C080AA10 ,  5C080BB05 ,  5C080DD09 ,  5C080DD25 ,  5C080DD28 ,  5C080DD29 ,  5C080JJ03 ,  5C080JJ04
引用特許:
出願人引用 (2件)
  • 国際特許出願WO92/15992
  • 仏国特許出願第9405987号
審査官引用 (1件)
  • シフトレジスタ
    公報種別:公開公報   出願番号:特願平8-073068   出願人:トムソンマルチメデイアソシエテアノニム

前のページに戻る