特許
J-GLOBAL ID:200903066018779060

起動回路及び半導体集積回路装置

発明者:
出願人/特許権者:
代理人 (1件): 恩田 博宣
公報種別:公開公報
出願番号(国際出願番号):特願平10-336962
公開番号(公開出願番号):特開2000-165220
出願日: 1998年11月27日
公開日(公表日): 2000年06月16日
要約:
【要約】【課題】プロセスのばらつきによるトランジスタの特性のばらつきに対応してチップ毎に最適な起動信号を生成することができる起動回路を提供する。【解決手段】起動回路11は、外部電源が立ち上がってから通常の動作電圧となるまでに、該外部電源に基づいた制御電圧Vn にて第1MOS形トランジスタTN1を所定のタイミングでオン・オフさせ、そのオン・オフに基づいて起動信号STTZを生成する。起動回路11は、補正回路13を備える。補正回路13は、第1MOS形トランジスタTN1のしきい値電圧のバラツキに応じて制御電圧Vn を補正する。
請求項(抜粋):
外部電源が立ち上がってから通常の動作電圧となるまでに、該外部電源に基づいた制御電圧にて第1MOS形トランジスタを所定のタイミングでオン・オフさせ、そのオン・オフに基づいて起動信号を生成する起動回路であって、前記第1MOS形トランジスタのしきい値電圧のバラツキに応じて前記制御電圧を補正する補正回路を備えたことを特徴とする起動回路。
Fターム (22件):
5J055AX21 ,  5J055AX48 ,  5J055AX57 ,  5J055AX65 ,  5J055BX41 ,  5J055CX00 ,  5J055DX01 ,  5J055DX13 ,  5J055DX22 ,  5J055DX55 ,  5J055EX24 ,  5J055EY01 ,  5J055EY03 ,  5J055EY12 ,  5J055EY21 ,  5J055EZ00 ,  5J055EZ03 ,  5J055EZ07 ,  5J055EZ48 ,  5J055FX20 ,  5J055GX01 ,  5J055GX04
引用特許:
審査官引用 (3件)

前のページに戻る