特許
J-GLOBAL ID:200903068951214050

信号処理装置

発明者:
出願人/特許権者:
代理人 (1件): 青山 葆 (外1名)
公報種別:公開公報
出願番号(国際出願番号):特願2001-119541
公開番号(公開出願番号):特開2002-314392
出願日: 2001年04月18日
公開日(公表日): 2002年10月25日
要約:
【要約】【課題】 簡易な構成でdv/dt過渡信号による誤動作を防止できる信号処理装置を提供する。【解決手段】 信号処理装置は、レベルシフトしたオフ信号を生成するトランジスタT1とレベルシフトしたオフ信号を生成するトランジスタT2とからなるレベルシフト回路と、dv/dt過渡信号による誤信号を排除するフィルタ回路22とを備える。フィルタ回路22は、レベルシフト回路からのオン信号及びオフ信号に基いて動作するRS型フリップフロップ11と、レベルシフト回路からオン信号とオフ信号を入力し、オン信号とオフ信号の反転信号との間でAND演算を行ない、その演算結果をRS型フリップフロップ11のリセット入力Rに伝達し、オン信号の反転信号とオフ信号との間でAND演算を行ない、その演算結果をRS型フリップフロップ11のセット入力Sに伝達する論理回路とを備える。
請求項(抜粋):
パワーデバイスを駆動するために設けられた一対のスイッチング素子を制御する制御信号を出力する装置であって、レベルシフトされた第1の信号を生成する第1のトランジスタと、該第1のトランジスタと並列に設けられ、レベルシフトされた第2の信号を生成する第2のトランジスタとからなるレベルシフト回路と、前記レベルシフト回路からの第1及び第2の信号に基いて前記制御信号を出力し、セット入力とリセット入力を有するRS型フリップフロップ回路と、該RS型フリップフロップ回路の前段に設けられ、前記レベルシフト回路から第1の信号と第2の信号を入力し、前記第1の信号と前記第2の信号の反転信号との間でAND演算を行ない、その演算結果をRS型フリップフロップ回路のセット入力に伝達し、前記第1の信号の反転信号と前記第2の信号との間でAND演算を行ない、その演算結果をRS型フリップフロップ回路のリセット入力に伝達する論理回路とを備えたことを特徴とする信号処理装置。
IPC (2件):
H03K 17/16 ,  H03K 17/687
FI (2件):
H03K 17/16 H ,  H03K 17/687 A
Fターム (24件):
5J055AX25 ,  5J055AX44 ,  5J055AX55 ,  5J055AX56 ,  5J055AX65 ,  5J055BX16 ,  5J055CX00 ,  5J055DX12 ,  5J055DX56 ,  5J055DX72 ,  5J055DX83 ,  5J055EX01 ,  5J055EX03 ,  5J055EX07 ,  5J055EY01 ,  5J055EY21 ,  5J055EZ07 ,  5J055EZ14 ,  5J055EZ20 ,  5J055EZ25 ,  5J055EZ31 ,  5J055EZ32 ,  5J055GX01 ,  5J055GX04
引用特許:
審査官引用 (3件)

前のページに戻る