特許
J-GLOBAL ID:200903069128849594

記憶装置

発明者:
出願人/特許権者:
代理人 (1件): 恩田 博宣
公報種別:公開公報
出願番号(国際出願番号):特願平7-105773
公開番号(公開出願番号):特開平8-045271
出願日: 1995年04月28日
公開日(公表日): 1996年02月16日
要約:
【要約】【目的】回路規模を増大させることなく確実なリフレッシュ動作を行う。【構成】タイマ6はクロックTCを生成する。アドレスカウンタ3は入力信号A(クロックTC)を分周した各アドレス信号A0〜A9を生成する。その10桁の各アドレス信号A0〜A9によってワード線WLを選択するためのローアドレス(リフレッシュアドレスADD )が指定される。アドレス一致検出回路4は、予め設定されているローアドレス(データ保持可能時間が不足しているメモリセルのローアドレス)とアドレス・カウンタ3が生成したリフレッシュアドレスADDとが一致したときには出力端子OUT に「L」を出力し、一致していないときには出力端子OUT に「H」を出力する。
請求項(抜粋):
メモリセルに記憶されているデータが消失しないようにリフレッシュ動作を行う記憶装置。
引用特許:
審査官引用 (3件)
  • 特開昭61-217988
  • 半導体記憶装置
    公報種別:公開公報   出願番号:特願平5-320707   出願人:株式会社東芝, 東芝マイクロエレクトロニクス株式会社
  • 特開昭61-217988

前のページに戻る