特許
J-GLOBAL ID:200903069266215660

誤動作防止回路

発明者:
出願人/特許権者:
代理人 (1件): 青山 葆 (外1名)
公報種別:公開公報
出願番号(国際出願番号):特願2002-012771
公開番号(公開出願番号):特開2003-218684
出願日: 2002年01月22日
公開日(公表日): 2003年07月31日
要約:
【要約】【課題】 ロジックレベルを電源電圧レベルにシフトするレベルシフト手段(3)と、レベルシフト手段(3)よりの信号を制御信号として出力するレベルシフト信号出力手段(5)と、電源入力端子、前記制御信号が入力される制御信号入力端子および前記制御信号でスイッチオンして電源入力端子への電源電圧を所定の制御回路へ給電する第1のスイッチ手段(M1)を有する回路ユニット(2)とで構成される回路では、電源立ち上がり時に制御回路が誤動作することがあった。【解決手段】 前記レベルシフト信号出力手段(5)より出力の制御信号と、回路ユニット(2)の電源入力端子の電源電圧とが、当該回路のスチッチオン時およびオフ時に同電圧になるようにした。
請求項(抜粋):
ロジックレベルを電源電圧レベルにシフトするレベルシフト手段(3)と、レベルシフト手段(3)よりの信号を制御信号として出力するレベルシフト信号出力手段(4、5)と、電源入力端子、前記制御信号が入力される制御信号入力端子、および前記制御信号でスイッチオンして電源入力端子への電源電圧を所定の制御回路へ給電する第1のスイッチ手段(M1)を有する回路ユニット(2)とで構成される回路の誤動作を防止回路であって、前記レベルシフト信号出力手段(4、5)より出力される制御信号と、回路ユニット(2)の電源入力端子の電源電圧とが、当該回路のスチッチオン時およびオフ時に同電圧になるようにしたことを特徴とする誤動作防止回路。
Fターム (4件):
5J032AA06 ,  5J032AB02 ,  5J032AC01 ,  5J032AC14
引用特許:
審査官引用 (2件)
  • 特開平3-038913
  • CMOS出力回路
    公報種別:公開公報   出願番号:特願平3-182023   出願人:三菱電機株式会社

前のページに戻る