特許
J-GLOBAL ID:200903070157004798

マルチスレッドのコンピュータ処理を提供する装置および方法

発明者:
出願人/特許権者:
代理人 (2件): 本城 雅則 ,  本城 吉子
公報種別:公表公報
出願番号(国際出願番号):特願2006-501283
公開番号(公開出願番号):特表2006-522385
出願日: 2004年04月16日
公開日(公表日): 2006年09月28日
要約:
簡潔に述べると、本発明の実施例に従うと、マルチスレッドされたコンピュータ処理を提供する装置および方法が提供される。本装置は、マルチバンク・キャッシュ・メモリ、命令プリデコード・ユニット、乗加算ユニット、コプロセッサおよび/または変換索引バッファ(TLB)を共有するために適合した第1および第2演算処理ユニットを含む。本方法は、少なくとも2つのトランザクション開始者間でマルチバンク・キャッシュ・メモリの共有使用を含む。
請求項(抜粋):
第1演算処理ユニットと、 第2演算処理ユニットと、 前記第1および第2演算処理ユニットに結合された第1キャッシュ・メモリと、 前記第1および第2演算処理ユニットに結合された第2キャッシュ・メモリと、 を含むことを特徴とする装置。
IPC (4件):
G06F 9/46 ,  G06F 9/38 ,  G06F 12/08 ,  G06F 12/10
FI (10件):
G06F9/46 410 ,  G06F9/38 370A ,  G06F12/08 509Z ,  G06F12/08 511Z ,  G06F12/08 513 ,  G06F12/08 551Z ,  G06F12/08 555 ,  G06F12/08 565 ,  G06F12/08 575 ,  G06F12/10 501Z
Fターム (8件):
5B005JJ13 ,  5B005KK13 ,  5B005KK16 ,  5B005MM05 ,  5B005MM51 ,  5B005UU32 ,  5B013AA05 ,  5B013DD01
引用特許:
審査官引用 (4件)
全件表示

前のページに戻る