特許
J-GLOBAL ID:200903070626656106
低電力形の直流電圧発生回路
発明者:
,
出願人/特許権者:
代理人 (1件):
高月 猛
公報種別:公開公報
出願番号(国際出願番号):特願平7-342654
公開番号(公開出願番号):特開平8-241590
出願日: 1995年12月28日
公開日(公表日): 1996年09月17日
要約:
【要約】【課題】 リフレッシュモードにおいて必要時にのみ動作する低電力形の直流電圧発生回路を提供し、消費電力抑制を図る。【解決手段】 リフレッシュ周期を設定するためのリフレッシュカウンタ10によるカウント信号Qn,Qn-1,Qn-2とリフレッシュタイマ駆動信号φTMONを論理演算して電圧発生制御信号VEを発生する電圧発生制御部20を設け、そして直流電圧発生部40には、信号VEに従ってON・OFFするトランジスタPs,Nsを電源側及び接地側に設置する。信号VEは、リフレッシュ周期における実際の必要期間、例えば1/8の期間のみ活性となり、この間だけ直流電圧発生回路を動作させることが可能になる。
請求項(抜粋):
内部回路動作用の直流電圧を発生する半導体メモリ装置の直流電圧発生回路において、リフレッシュ周期設定用のリフレッシュカウンタによるカウント信号及びリフレッシュタイマ駆動信号に基づいて電圧発生制御信号を発生する電圧発生制御部と、該電圧発生制御信号に応じる電源供給で直流電圧を発生する直流電圧発生部と、を備えることを特徴とする直流電圧発生回路。
引用特許:
審査官引用 (1件)
-
半導体記憶装置
公報種別:公開公報
出願番号:特願平4-211820
出願人:富士通株式会社, 富士通ヴィエルエスアイ株式会社
前のページに戻る