特許
J-GLOBAL ID:200903072236215411
メモリ管理制御装置及び方法
発明者:
,
,
,
,
,
,
,
,
,
出願人/特許権者:
代理人 (1件):
大塚 康徳 (外1名)
公報種別:公開公報
出願番号(国際出願番号):特願平6-210258
公開番号(公開出願番号):特開平8-077040
出願日: 1994年09月02日
公開日(公表日): 1996年03月22日
要約:
【要約】【目的】 メモリの書き換えによる画像形成装置の暴走を防ぐことができるメモリ管理制御装置及び方法を提供する。【構成】 画像形成装置内に具備された制御部400のフラッシュメモリ402に記憶のプログラムを書き換える際に、動作状態検出部500で画像形成装置の動作状態を検出して外部装置9に送信し、外部装置9はこの検出動作状態に基づいてフラッシュメモリ402の書き換え制御を行う。その際、画像形成装置が動作中であるか、中間状態であるか、異常状態であるか、ウエイト状態である場合には当該所応対解消後に書き換えを実行する。
請求項(抜粋):
画像形成装置内に具備されたメモリを管理するメモリ管理制御装置であって、前記画像形成装置の動作状態を判断する判断手段と、前記判断手段の判断結果に基づいて前記メモリの書き換え制御を行う制御手段とを備えることを特徴とするメモリ管理制御装置。
IPC (3件):
G06F 11/30 305
, G06F 12/14 310
, G06T 1/60
引用特許:
審査官引用 (8件)
-
特開昭62-108659
-
複写装置
公報種別:公開公報
出願番号:特願平3-240760
出願人:キヤノン株式会社
-
特開平2-161523
-
特開昭62-113238
-
特開平4-013346
-
特開昭59-035237
-
画像形成装置
公報種別:公開公報
出願番号:特願平3-218394
出願人:株式会社東芝
-
半導体集積回路
公報種別:公開公報
出願番号:特願平3-198048
出願人:セイコー電子工業株式会社
全件表示
前のページに戻る