特許
J-GLOBAL ID:200903073448901117

画像処理装置および方法、並びに媒体

発明者:
出願人/特許権者:
代理人 (1件): 稲本 義雄
公報種別:公開公報
出願番号(国際出願番号):特願平11-153797
公開番号(公開出願番号):特開2000-348168
出願日: 1999年06月01日
公開日(公表日): 2000年12月15日
要約:
【要約】【課題】 マクロブロック単位で扱う画像データの読み出しの際に、ページミスの発生を最小限に抑える。【解決手段】 1マクロブロックが16×16ピクセル(byte)で構成され、そのマクロブロックをDRAMなどから構成されるフレームメモリに記憶させる際、第1マクロブロックは、アドレス0000乃至0255に、第2マクロブロックは、アドレス0256乃至0512といったふうに、順次、昇順にアドレスが割り振られ、記憶されていく。このようにして記憶されたマクロブロックは、アドレスの昇順に読み出される。
請求項(抜粋):
マクロブロック単位の画像データを入力する入力手段と、前記入力手段により入力された前記画像データに、昇順にアドレスを割り当て、記憶する記憶手段と、前記記憶手段に記憶された前記画像データを、アドレスの昇順に読み出す読み出し手段とを含むことを特徴とする画像処理装置。
IPC (4件):
G06T 1/60 ,  G06F 12/02 580 ,  G06F 12/02 590 ,  H04N 7/24
FI (4件):
G06F 15/64 450 G ,  G06F 12/02 580 E ,  G06F 12/02 590 B ,  H04N 7/13 Z
Fターム (20件):
5B047EA05 ,  5B047EB11 ,  5B060AC14 ,  5B060CA04 ,  5B060DA09 ,  5B060GA11 ,  5C059KK15 ,  5C059MA00 ,  5C059MA07 ,  5C059MA23 ,  5C059MC11 ,  5C059ME01 ,  5C059NN01 ,  5C059RF04 ,  5C059SS26 ,  5C059UA33 ,  5C059UA34 ,  5C059UA35 ,  5C059UA36 ,  5C059UA38
引用特許:
審査官引用 (5件)
全件表示

前のページに戻る