特許
J-GLOBAL ID:200903074142083719

CPUクロックの制御方法および回路

発明者:
出願人/特許権者:
代理人 (1件): 岩佐 義幸
公報種別:公開公報
出願番号(国際出願番号):特願平11-038885
公開番号(公開出願番号):特開2000-235498
出願日: 1999年02月17日
公開日(公表日): 2000年08月29日
要約:
【要約】【課題】 EMIを低減することができるCPUクロックの制御方法および回路を提供する。【解決手段】 周辺回路A1〜A16からの割込み要求数をモニターする割込み要求数モニター回路11と、割込み要求数に応じて自動的に段階的なCPUクロックの周波数切り換えを行う制御回路12とを有する。
請求項(抜粋):
周辺回路からの割込み要求数をモニターし、前記割込み要求数に応じて自動的に段階的なCPUクロックの周波数切り換えを行うことを特徴とするCPUクロックの制御方法。
IPC (2件):
G06F 9/46 310 ,  G06F 1/08
FI (2件):
G06F 9/46 310 Z ,  G06F 1/04 320 A
Fターム (9件):
5B079AA07 ,  5B079BA03 ,  5B079BB10 ,  5B079BC06 ,  5B079DD03 ,  5B079DD13 ,  5B098BB18 ,  5B098FF03 ,  5B098GC10
引用特許:
審査官引用 (2件)
  • クロック切換回路
    公報種別:公開公報   出願番号:特願平4-337011   出願人:株式会社リコー
  • 特開平4-223511

前のページに戻る