特許
J-GLOBAL ID:200903075798947821
電子機器のシールド構造
発明者:
,
出願人/特許権者:
公報種別:公開公報
出願番号(国際出願番号):特願2004-120535
公開番号(公開出願番号):特開2005-303200
出願日: 2004年04月15日
公開日(公表日): 2005年10月27日
要約:
【課題】構造の簡素化を図りながら、基板の誤挿入を確実に防止する。【解決手段】高周波回路ブロックが実装される基板が導電性ケースに収納され、シールドされてなる電子機器のシールド構造であって、基板1に切り欠き1aが設けられるとともに、導電性ケース2に切り欠きに対応して切り起こし2bが設けられている。基板の挿入方向を間違える誤挿入を皆無とすることができる。また、基板の挿入作業を容易に行うことができ、生産性を向上することが可能である。基板の無駄なスペースを排除して、高密度実装を実現することができ、また基板全体に対して十分なシールド効果を得ることが可能である。【選択図】図1
請求項(抜粋):
高周波回路ブロックが実装される基板が導電性ケースに収納され、シールドされてなる電子機器のシールド構造において、
前記基板に切り欠きが設けられるとともに、前記導電性ケースに前記切り欠きに対応して切り起こしが設けられていることを特徴とする電子機器のシールド構造。
IPC (2件):
FI (2件):
Fターム (12件):
5E321AA02
, 5E321BB44
, 5E321CC02
, 5E321CC12
, 5E321GG05
, 5E321GH10
, 5E348AA05
, 5E348AA07
, 5E348CC08
, 5E348CC09
, 5E348EF36
, 5E348FF01
引用特許:
出願人引用 (1件)
-
高周波ユニット
公報種別:公開公報
出願番号:特願平10-252684
出願人:株式会社日立メディアエレクトロニクス
審査官引用 (2件)
前のページに戻る