特許
J-GLOBAL ID:200903076081359476
フレーム同期回路と同回路を用いた符号化/復号化処理回路
発明者:
,
,
出願人/特許権者:
代理人 (1件):
井桁 貞一
公報種別:公開公報
出願番号(国際出願番号):特願平6-317176
公開番号(公開出願番号):特開平8-172432
出願日: 1994年12月20日
公開日(公表日): 1996年07月02日
要約:
【要約】【目的】 例えば、交換機または伝送処理端局で使用するフレーム同期回路及びこの回路を使用した復号化処理回路に関し、最適化を図ったフレーム同期回路及びこの回路を使用した復号化処理回路の提供を図ることを目的とする。【構成】 補助ビットとフレームビットが挿入された入力符号化データから補助ビットを検出し、検出出力を送出する補助ビット検出手段と、該検出出力を利用して、該入力符号化データからフレームビットを検出するように構成する。
請求項(抜粋):
補助ビットとフレームビットが挿入された入力符号化データから補助ビットを検出し、検出出力を送出する補助ビット検出手段と、該検出出力を利用して、該入力符号化データからフレームビットを検出するフレーム同期検出手段を有することを特徴とするフレーム同期回路。
IPC (3件):
H04L 7/08
, H04L 7/00
, H04L 25/49
引用特許:
審査官引用 (2件)
-
特開昭58-097937
-
デイスクランブル回路
公報種別:公開公報
出願番号:特願平3-153374
出願人:株式会社東芝
前のページに戻る