特許
J-GLOBAL ID:200903076116083231
シフトレジスタ回路およびそれを備える画像表示装置
発明者:
出願人/特許権者:
代理人 (2件):
吉竹 英俊
, 有田 貴弘
公報種別:公開公報
出願番号(国際出願番号):特願2007-053991
公開番号(公開出願番号):特開2008-217902
出願日: 2007年03月05日
公開日(公表日): 2008年09月18日
要約:
【課題】双方向シフトレジスタを構成するトランジスタのしきい値電圧シフトを抑制し、当該シフトレジスタの誤動作を防止する。【解決手段】双方向単位シフトレジスタは、クロック信号CLKを出力端子OUTに供給するトランジスタQ1のゲートに接続する第1および第2プルダウン回路41,42を備える。第1プルダウン回路41は、トランジスタQ1のゲートを入力端とし、上記クロック信号CLKにより活性化されるインバータ、およびその出力に応じてトランジスタQ1のゲートを放電するトランジスタQ5Aを含む。第2プルダウン回路42は、第1トランジスタQ1のゲートを入力端とし、上記第1クロック信号CLKとは位相の異なるクロック信号/CLKにより活性化されるインバータの出力に応じて第1ノードを放電するトランジスタQ5Aとを含む。【選択図】図8
請求項(抜粋):
第1および第2入力端子、並びに出力端子と、
所定の電圧信号がそれぞれ入力される第1および第2電圧信号端子と、
互いに位相の異なるクロック信号がそれぞれ入力される第1および第2クロック端子と、
前記第1クロック端子に入力される第1クロック信号を前記出力端子に供給する第1トランジスタと、
前記出力端子を放電する第2トランジスタと、
前記第1入力端子に接続した制御電極を有し、前記第1電圧信号端子に入力される第1電圧信号を前記第1トランジスタの制御電極が接続する第1ノードに供給する第3トランジスタと、
前記第2入力端子に接続した制御電極を有し、前記第2電圧信号端子に入力される第2電圧信号を前記第1ノードに供給する第4トランジスタと、
前記第1クロック信号の活性化に応じて前記第1ノードを放電する第1プルダウン回路と、
前記第2クロック端子に入力される第2クロック信号の活性化に応じて前記第1ノードを放電する第2プルダウン回路とを備え、
前記第1および第2プルダウン回路による前記第1ノードの放電は、前記第1ノードが充電されていない期間に行われ、充電されている期間には行われない
ことを特徴とするシフトレジスタ回路。
IPC (5件):
G11C 19/28
, G09G 3/20
, G09G 3/36
, G02F 1/133
, G11C 19/00
FI (9件):
G11C19/28 D
, G09G3/20 622E
, G09G3/20 670J
, G09G3/20 670E
, G09G3/36
, G02F1/133 505
, G11C19/00 C
, G11C19/00 J
, G11C19/00 K
Fターム (56件):
2H093NA16
, 2H093NA53
, 2H093NC03
, 2H093NC10
, 2H093NC12
, 2H093NC22
, 2H093NC26
, 2H093NC34
, 2H093NC35
, 2H093NH12
, 5C006AA16
, 5C006AA22
, 5C006AB01
, 5C006AF22
, 5C006AF50
, 5C006AF72
, 5C006AF75
, 5C006AF83
, 5C006BB16
, 5C006BC03
, 5C006BC12
, 5C006BC20
, 5C006BC24
, 5C006BF03
, 5C006BF04
, 5C006BF06
, 5C006BF24
, 5C006BF27
, 5C006BF33
, 5C006BF34
, 5C006BF43
, 5C006EB04
, 5C006EB05
, 5C006EC11
, 5C006FA12
, 5C006FA33
, 5C006FA36
, 5C006FA37
, 5C006FA41
, 5C006FA47
, 5C006FA51
, 5C080AA10
, 5C080BB05
, 5C080CC03
, 5C080DD08
, 5C080DD09
, 5C080DD25
, 5C080DD26
, 5C080DD28
, 5C080DD29
, 5C080EE23
, 5C080EE29
, 5C080FF11
, 5C080JJ02
, 5C080JJ03
, 5C080JJ04
引用特許: