特許
J-GLOBAL ID:200903014496142744

シフトレジスタ回路およびそれを備える画像表示装置

発明者:
出願人/特許権者:
代理人 (3件): 吉田 茂明 ,  吉竹 英俊 ,  有田 貴弘
公報種別:公開公報
出願番号(国際出願番号):特願2006-351076
公開番号(公開出願番号):特開2007-207411
出願日: 2006年12月27日
公開日(公表日): 2007年08月16日
要約:
【課題】シフトレジスタ回路の誤動作を防止し、動作信頼性を向上させる。【解決手段】シフトレジスタ回路は、出力端子OUTと第1クロック端子Aとの間のトランジスタQ1と、出力端子OUTと第1電源端子s1との間のトランジスタQ2と、トランジスタQ1のゲートが接続するノードN1を入力端としトランジスタQ2のゲートが接続するノードN2を出力端とするインバータとを備える。当該インバータは、ノードN2と第1電源端子s1との間に直列に接続し、ノードN1に接続したゲートをそれぞれ有するトランジスタQ7A,Q7Bと、ノードN2と第3電源端子s3との間に接続し、当第3電源端子s3に接続したゲートを有するトランジスタQ6と、トランジスタQ7AとトランジスタQ7Bとの接続ノードである第3ノードと第4電源端子s4との間に接続し、ノードN2に接続したゲートを有するトランジスタQ8とを備える。【選択図】図7
請求項(抜粋):
クロック端子および出力端子と、 前記出力端子と前記クロック端子との間に接続する第1トランジスタと、 前記出力端子を放電する第2トランジスタと、 前記第1トランジスタの制御電極が接続するノードである第1ノードを入力端とし、前記第2トランジスタの制御電極が接続するノードである第2ノードを出力端とする第1プルダウン駆動回路とを備え、 前記第1プルダウン駆動回路は、 前記第2ノードと第1電源端子との間に直列接続した第3および第4トランジスタと、 前記第2ノードと第2電源端子との間に接続した第5トランジスタと、 前記第2ノードの電位で制御されて、前記第3トランジスタと前記第4トランジスタとの接続ノードである第3ノードに帰還電流を流す第6トランジスタとを備える ことを特徴とするシフトレジスタ回路。
IPC (4件):
G11C 19/28 ,  G09G 3/20 ,  G09G 3/36 ,  G11C 19/00
FI (5件):
G11C19/28 D ,  G09G3/20 622E ,  G09G3/36 ,  G11C19/00 J ,  G11C19/00 K
Fターム (17件):
5C006AA16 ,  5C006BB16 ,  5C006BC20 ,  5C006BF03 ,  5C006EB04 ,  5C006EB05 ,  5C080AA10 ,  5C080BB05 ,  5C080DD09 ,  5C080DD25 ,  5C080DD28 ,  5C080EE29 ,  5C080FF11 ,  5C080JJ02 ,  5C080JJ03 ,  5C080JJ04 ,  5C080JJ05
引用特許:
出願人引用 (2件) 審査官引用 (7件)
全件表示

前のページに戻る