特許
J-GLOBAL ID:200903077814557217

安定化回路および増幅器

発明者:
出願人/特許権者:
代理人 (1件): 福島 祥人
公報種別:公開公報
出願番号(国際出願番号):特願平10-165055
公開番号(公開出願番号):特開平11-074740
出願日: 1998年06月12日
公開日(公表日): 1999年03月16日
要約:
【要約】【課題】 所望の周波数における利得の低下を抑制しつつトランジスタの発振を防止することができる占有面積の小さな安定化回路およびそれを用いた増幅器を提供することである。【解決手段】 FET1のゲートと入力ノードN0との間に容量Cstを接続し、入力ノードN0と接地端子との間に抵抗Rstを接続することにより、低周波領域でのFET1の発振を防止する。FET1のドレインと接地端子との間に容量Cstdを接続し、またはFET1のドレインと接地端子との間に線路および容量を直列に接続することにより、高周波領域でのFET1の発振を防止し、または高周波領域の特定の周波数での発振を防止する。
請求項(抜粋):
トランジスタを安定化するための安定化回路であって、入力信号を受ける入力ノードと前記トランジスタの入力側電極との間に接続された第1の容量と、前記入力ノードと所定の基準電位との間に接続された第1の抵抗とを備えたことを特徴とする安定化回路。
IPC (3件):
H03F 3/193 ,  H03F 1/34 ,  H03F 3/60
FI (3件):
H03F 3/193 ,  H03F 1/34 ,  H03F 3/60
引用特許:
審査官引用 (9件)
  • 特開平1-174919
  • 特開平1-318306
  • 高周波増幅器の安定化回路
    公報種別:公開公報   出願番号:特願平4-226085   出願人:日本電装株式会社
全件表示

前のページに戻る