特許
J-GLOBAL ID:200903078296646843
省電力化集積回路および省電力化集積回路の制御方法
発明者:
出願人/特許権者:
代理人 (1件):
前田 実 (外1名)
公報種別:公開公報
出願番号(国際出願番号):特願2001-113907
公開番号(公開出願番号):特開2002-312073
出願日: 2001年04月12日
公開日(公表日): 2002年10月25日
要約:
【要約】【課題】 リセット信号を出力させるカウンタを汎用に使用可能としたまま、復旧期間を短縮させて、消費電力も減少させることができる省電力化集積回路を提供する。【解決手段】 被省電力化ブロック5と、被省電力化ブロック5に供給される電源電力のオン/オフを制御すると共に、電源電力のオフによりリセット信号の送出を開始し、電源電力が再びオンした後も電圧が安定電圧となるリセット遅延時間までリセット信号の送出を維持する計時手段22を備えた省電力化制御ブロック4と、スイッチング手段3とを備え、省電力化制御ブロック4は、さらにリセット遅延時間を変更して計時手段22に設定する第1レジスタ手段24を備え、制御手段51は、被省電力化ブロック5の動作条件に適応したリセット遅延時間を第1レジスタ手段24に格納し、計時手段22は、第1レジスタ手段24に格納されたリセット遅延時間に基づいてリセット信号を送出する。
請求項(抜粋):
低消費電力モード時に電源電位の供給が遮断される被省電力化ブロックと、前記被省電力化ブロックへの前記電源電位の供給を制御するスイッチング手段と、前記スイッチング手段を制御し、前記被省電力化ブロックにリセット信号を出力する省電力化制御ブロックとから構成され、前記被省電力化ブロックは、該被省電力化ブロックの動作条件を示すデータが格納された記憶手段を備え、前記省電力化制御ブロックは、前記記憶手段に格納された前記動作条件を示すデータが格納される第1レジスタ手段と、該第1レジスタ手段に格納された前記動作条件を示すデータに基づいて前記リセット信号を出力する計時手段とを備えることを特徴とする省電力化集積回路。
IPC (3件):
G06F 1/24
, G06F 1/32
, H03K 17/22
FI (3件):
H03K 17/22 C
, G06F 1/00 350 B
, G06F 1/00 332 B
Fターム (24件):
5B011EA09
, 5B011JA06
, 5B011LL11
, 5B054AA13
, 5B054BB02
, 5B054CC07
, 5B054DD25
, 5J055AX12
, 5J055AX51
, 5J055BX01
, 5J055CX23
, 5J055DX14
, 5J055EX02
, 5J055EY21
, 5J055EZ29
, 5J055EZ33
, 5J055EZ34
, 5J055EZ39
, 5J055FX12
, 5J055FX18
, 5J055FX22
, 5J055FX31
, 5J055GX02
, 5J055GX04
引用特許:
出願人引用 (3件)
-
リセット回路
公報種別:公開公報
出願番号:特願平6-319709
出願人:日本電気エンジニアリング株式会社
-
特開平1-280818
-
カード
公報種別:公開公報
出願番号:特願平9-060897
出願人:インターナショナル・ビジネス・マシーンズ・コーポレイション
審査官引用 (3件)
-
リセット回路
公報種別:公開公報
出願番号:特願平6-319709
出願人:日本電気エンジニアリング株式会社
-
特開平1-280818
-
カード
公報種別:公開公報
出願番号:特願平9-060897
出願人:インターナショナル・ビジネス・マシーンズ・コーポレイション
前のページに戻る