特許
J-GLOBAL ID:200903078904607651

半導体装置システム及び半導体装置

発明者:
出願人/特許権者:
代理人 (1件): 石田 敬 (外3名)
公報種別:公開公報
出願番号(国際出願番号):特願平9-196059
公開番号(公開出願番号):特開平11-039869
出願日: 1997年07月22日
公開日(公表日): 1999年02月12日
要約:
【要約】【課題】 クロックの種類を増加させることなしにコントローラとメモリにおける入出力信号の取込みが良好なタイミングで行える半導体装置システムの実現。【解決手段】 クロックCLK に同期して動作する複数の半導体装置で構成され、1つは他の半導体装置12-A,12-B,12-Cの制御に関係する信号を出力する駆動側半導体装置11として動作する半導体装置システムにおいて、クロック信号線13は他の信号線と並行に配置され、クロックは駆動側半導体装置11に向かう方向に伝達され、駆動側半導体装置は他の半導体装置からの信号をクロックに同期して取り込む入力回路24と、出力信号をクロックに同期して出力する出力回路23とを備え、他の半導体装置は、出力信号をクロックに同期して出力する出力回路44-0,44-n と、駆動側半導体装置からの信号を取り込む入力回路42-0,42-n と、入力回路の取込みタイミングを調整する入力タイミング調整回路43-o,43-n とを備える。
請求項(抜粋):
クロックに同期して動作する複数の半導体装置で構成され、該複数の半導体装置の1つは他の半導体装置の制御に関係する信号を出力する駆動側半導体装置として動作する半導体装置システムにおいて、前記クロックを各半導体装置に伝達するクロック信号線は他の信号線と並行に配置され、前記クロックは前記クロック信号線上を前記駆動側半導体装置に向かう方向に伝達され、前記駆動側半導体装置は、前記駆動側半導体装置を除く他の半導体装置からの信号を前記クロックに同期して取り込む入力回路と、出力信号を前記クロックに同期して出力する出力回路とを備え、前記駆動側半導体装置を除く他の半導体装置は、出力信号を前記クロックに同期して出力する出力回路と、前記駆動側半導体装置からの信号を取り込む入力回路と、該入力回路の取込みタイミングを調整する入力タイミング調整回路とを備えることを特徴とする半導体装置システム。
IPC (6件):
G11C 11/407 ,  G06F 1/10 ,  G06F 12/00 564 ,  G11C 7/00 313 ,  G11C 11/413 ,  H03K 5/135
FI (7件):
G11C 11/34 362 S ,  G06F 12/00 564 A ,  G11C 7/00 313 ,  H03K 5/135 ,  G06F 1/04 330 A ,  G11C 11/34 J ,  G11C 11/34 354 C
引用特許:
審査官引用 (2件)
  • データ転送方式
    公報種別:公開公報   出願番号:特願平5-232827   出願人:株式会社日立製作所
  • データ転送装置
    公報種別:公開公報   出願番号:特願平7-149977   出願人:株式会社日立製作所
引用文献:
審査官引用 (1件)
  • Draft Standard for High-Speed Memory Interface(SyncLink)

前のページに戻る