特許
J-GLOBAL ID:200903079260220234

めっきターミネーション

発明者:
出願人/特許権者:
代理人 (2件): 谷 義一 ,  阿部 和夫
公報種別:公開公報
出願番号(国際出願番号):特願2004-113445
公開番号(公開出願番号):特開2004-312023
出願日: 2004年04月07日
公開日(公表日): 2004年11月04日
要約:
【課題】 多層電子コンポーネント用のターミネーションフィーチャを提供する。【解決手段】 主題のめっきターミネーションは、多層コンポーネントのカバー層に選択的に延在させることができる露出内部電極タブと追加のアンカータブによってガイドされ固定される。このようなアンカータブはチップ構造の内部または外部に配置され、追加のメタライゼーションがなされためっき材の核を形成する。モノリシック構造の頂面および底面の両方に配置された外部アンカータブは、選択的なラップアラウンドめっきターミネーションの形成を容易にする。開示技術は、インタディジテイティドキャパシタ、多層キャパシタアレイ、集積受動コンポーネントを含んでおり、複数のモノリシック多層コンポーネントで用いることができる。種々の異なるめっき技術およびターミネーション材料が、主題の自己決定めっきターミネーションの形成に使用することができる。【選択図】 図2B
請求項(抜粋):
電子コンポーネント用の無電解めっきターミネーションを形成する方法であって、 複数の内部電極要素と選択的にインタリーブされた複数のセラミック基板層を含む複数の電子コンポーネントを提供するステップであって、前記内部電極要素の選択部分を前記電子コンポーネントの側面の選択ロケーションに露出させるステップと、 無電解浴溶液を用意するステップと、 ターミネーション材料を前記複数の電子コンポーネント上にデポジットして、露出内部電極要素間にそれぞれブリッジドターミネーションを形成するため、前記複数の電子コンポーネントを前記無電解浴溶液中に予め定めた時間浸漬するステップと を備えたことを特徴とする方法。
IPC (3件):
H01G4/12 ,  H01G4/30 ,  H01G4/38
FI (6件):
H01G4/12 364 ,  H01G4/12 352 ,  H01G4/30 301B ,  H01G4/30 301D ,  H01G4/30 311E ,  H01G4/38 A
Fターム (38件):
5E001AB03 ,  5E001AC02 ,  5E001AF03 ,  5E001AF06 ,  5E001AH01 ,  5E001AH07 ,  5E001AJ01 ,  5E001AJ03 ,  5E001AZ01 ,  5E082AA01 ,  5E082AB03 ,  5E082BC32 ,  5E082BC38 ,  5E082BC39 ,  5E082BC40 ,  5E082CC03 ,  5E082CC17 ,  5E082EE04 ,  5E082EE23 ,  5E082EE35 ,  5E082EE45 ,  5E082FF05 ,  5E082FG04 ,  5E082FG26 ,  5E082FG46 ,  5E082FG54 ,  5E082GG10 ,  5E082GG11 ,  5E082GG26 ,  5E082GG28 ,  5E082JJ03 ,  5E082JJ15 ,  5E082JJ23 ,  5E082LL02 ,  5E082LL13 ,  5E082MM22 ,  5E082MM24 ,  5E082PP05
引用特許:
出願人引用 (19件)
  • 米国特許第5,880,925号明細書
  • 米国特許第6,380,619号明細書
  • 米国特許第4,919,076号明細書
全件表示
審査官引用 (7件)
全件表示

前のページに戻る