特許
J-GLOBAL ID:200903079387937677
シストリックアレイを実施するための処理方法および装置
発明者:
出願人/特許権者:
代理人 (6件):
吉武 賢次
, 橘谷 英俊
, 佐藤 泰和
, 吉元 弘
, 川崎 康
, 岡澤 順生
公報種別:公表公報
出願番号(国際出願番号):特願2004-500416
公開番号(公開出願番号):特表2005-524160
出願日: 2003年04月01日
公開日(公表日): 2005年08月11日
要約:
本発明は、シストリックアレイ状の構造を実施するための処理方法および装置に関する。入力データが、所定のシーケンスでデプス構成可能レジスタ手段(DCE)に記憶され、命令データから生成される制御信号に基づいて前記入力データを処理するための処理手段(FU)に与えられ、ここにおいてレジスタ手段(DCE)のデプスは、命令データによって制御される。これによって、アレイの遅延線を構成するレジスタ移動を実施するための演算を明示的に発行する必要なく、シストリックアレイをVLIWプロセッサ等のプログラム可能プロセッサ上にマッピングすることができる。
請求項(抜粋):
シストリックアレイ型の構造を実施するための処理装置であって、
データを入力するための入力手段と、
前記入力データを所定のシーケンスで記憶するためのレジスタ手段と、
命令データから生成される制御信号に基づいて、前記レジスタ手段から受けたデータを処理するための処理手段と、
前記命令データにしたがって前記レジスタ手段のデプスを制御するためのレジスタ制御手段と、
を備えている、処理装置。
IPC (1件):
FI (1件):
Fターム (3件):
5B013AA02
, 5B013CC10
, 5B013DD01
引用特許:
前のページに戻る