特許
J-GLOBAL ID:200903080521010656

昇圧回路

発明者:
出願人/特許権者:
代理人 (1件): 鈴江 武彦 (外6名)
公報種別:公開公報
出願番号(国際出願番号):特願2000-080410
公開番号(公開出願番号):特開2001-268893
出願日: 2000年03月22日
公開日(公表日): 2001年09月28日
要約:
【要約】【課題】回路規模の増大を抑制できるとともに、制御の簡単化も図れる昇圧回路を提供することを目的とする。【解決手段】昇圧回路は、各々の出力端子と入力端子とがそれぞれ順次接続された複数の昇圧ユニット51a,51b,52と出力回路部53とを備えている。各昇圧ユニットは、クロック信号phi1〜phi4に応答して、入力端子から出力端子に順次電荷を転送して初段の昇圧ユニットに入力された正または負の電圧を昇圧する。そして、電荷の転送後にリセット信号RSTHBにより電荷が残存するノードをリセットする。このリセット信号のリセット用トランジスタをオンさせる電位を、出力回路部から出力される昇圧された正または負の電位から生成する特徴としている。リセット信号の生成に当該回路の出力電圧を用いることによって、回路規模の増大を抑制できるとともに制御の簡単化も図れる。
請求項(抜粋):
電源電位または接地電位が印加される入力端子と、昇圧した正または負の電位を出力する出力端子と、位相が異なる第1,第2のクロック信号が入力される第1,第2のクロック入力端子と、リセット信号が入力されるリセット信号入力端子とを有し、上記第1,第2のクロック信号に応答して、上記入力端子から上記出力端子に電荷を転送し、電荷の転送後に上記リセット信号によりリセット用トランジスタをオンさせ、電荷が残存するトランジスタのゲートノードをリセットする昇圧ユニットを備え、上記リセット信号のリセット用トランジスタをオンさせる電位を、上記出力端子から出力される昇圧された正または負の電位に基づいて生成することを特徴とする昇圧回路。
IPC (3件):
H02M 3/07 ,  H03K 5/02 ,  H03K 19/0185
FI (3件):
H02M 3/07 ,  H03K 5/02 C ,  H03K 19/00 101 E
Fターム (21件):
5H730AA15 ,  5H730BB02 ,  5H730BB05 ,  5H730BB57 ,  5H730DD04 ,  5J039CC03 ,  5J039CC13 ,  5J039KK10 ,  5J039KK34 ,  5J039MM16 ,  5J056AA00 ,  5J056AA11 ,  5J056BB05 ,  5J056BB57 ,  5J056CC20 ,  5J056CC21 ,  5J056DD13 ,  5J056DD28 ,  5J056DD51 ,  5J056FF08 ,  5J056KK01
引用特許:
審査官引用 (1件)
  • 負電圧発生回路
    公報種別:公開公報   出願番号:特願平5-256735   出願人:株式会社東芝

前のページに戻る