特許
J-GLOBAL ID:200903082272738264

多チャンネル型メモリ・コントローラ

発明者:
出願人/特許権者:
代理人 (1件): 谷 義一
公報種別:公開公報
出願番号(国際出願番号):特願平11-105603
公開番号(公開出願番号):特開2000-298642
出願日: 1999年04月13日
公開日(公表日): 2000年10月24日
要約:
【要約】【課題】 複数種類のメモリに対して複数チャンネルによるダイレクト・メモリ・アクセスを行うシンプルな構成の実現。【解決手段】 DMAタイミング制御回路108は、各チャンネル121〜123からのリクエストREQ1〜3に応じてアドレス発行許可信号AVARIDを出力してメモリ・コントローラ130にDRAM131およびSRAM132へのアドレス発行を許可する。メモリ・コントローラ130がアドレスを発行して複数チャンネルに返すべきアクノリッジ信号ACKが返されると、アドレス・レジスタ更新制御部115により、アクノリッジ信号ACK1,2,3を用いて各レジスタ101〜103,111〜113への書きこみが制御される。
請求項(抜粋):
複数チャンネルからの別々のリクエストに基づいて複数種類のメモリへのアクセスを制御する多チャンネル型メモリ・コントローラにおいて、各チャンネルに対して指示されるアドレス値を記憶する複数の記憶手段と、前記複数の記憶手段から読み出される各チャンネル毎のアドレス値に対する加算値を指示するとともに、前記加算値と任意のアドレス値または前記読み出されたアドレス値を加算する加算手段と、前記複数チャンネルからの指示アドレスまたは前記加算手段が出力するアドレス値を選択的に出力する選択手段と、前記複数チャンネルからのリクエストに応じてアドレス発行許可信号を出力して、制御手段に前記複数種類のメモリへのアドレス発行を許可する許可手段と、前記制御手段から前記複数チャンネルに返されるアクノリッジ信号を用いて前記選択手段から前記複数の記憶手段への書きこみを制御して、前記リクエストに従って前記複数の記憶手段のアドレス値を更新するアドレス更新手段とを備えたことを特徴とする多チャンネル型メモリ・コントローラ。
IPC (2件):
G06F 13/28 310 ,  G06F 12/06 522
FI (2件):
G06F 13/28 310 M ,  G06F 12/06 522 A
Fターム (12件):
5B060AB09 ,  5B060AC11 ,  5B060CC01 ,  5B060CD12 ,  5B060KA06 ,  5B060MM03 ,  5B060MM12 ,  5B060MM16 ,  5B061DD01 ,  5B061DD06 ,  5B061DD11 ,  5B061RR07
引用特許:
出願人引用 (4件)
全件表示
審査官引用 (4件)
全件表示

前のページに戻る