特許
J-GLOBAL ID:200903082360311831

システムLSI

発明者:
出願人/特許権者:
代理人 (1件): 本田 崇
公報種別:公開公報
出願番号(国際出願番号):特願平11-369459
公開番号(公開出願番号):特開2001-184256
出願日: 1999年12月27日
公開日(公表日): 2001年07月06日
要約:
【要約】【課題】 内蔵するレジスタのアドレスを自由に設定する。【解決手段】 レジスタを内蔵するCPUと、レジスタを内蔵する周辺回路とを具備するシステムLSIにおいて、アドレスバスのアドレスデータを受けて前記レジスタA1〜A6の該当レジスタをアクセス可能に指示するデコーダ51〜56と、外部から前記レジスタに設定すべきアドレス51〜56を受け取るデータ変換回路41と、このデータ変換回路41が受け取ったアドレスとレジスタA1〜A6の対応付けを前記デコーダ51〜56に設定するデータ転送回路42とを具備する。
請求項(抜粋):
レジスタを内蔵するCPUと、レジスタを内蔵する周辺回路とを具備するシステムLSIにおいて、アドレスバスのアドレスデータを受けて前記レジスタ中の該当レジスタをアクセス可能に指示する制御手段と、外部から前記各レジスタに設定すべきアドレスを取り込むアドレス取込手段と、このアドレス取込手段が取り込んだアドレスとレジスタの対応付けを前記制御手段に設定するレジスタアドレス設定手段とを具備したことを特徴とするシステムLSI。
IPC (2件):
G06F 12/00 595 ,  G06F 12/06 515
FI (2件):
G06F 12/00 595 ,  G06F 12/06 515 B
Fターム (1件):
5B060MM13
引用特許:
審査官引用 (5件)
  • アドレス可変レジスタ
    公報種別:公開公報   出願番号:特願平7-212034   出願人:株式会社富士通ゼネラル
  • マイクロコンピュータ
    公報種別:公開公報   出願番号:特願平5-017201   出願人:三菱電機株式会社
  • 特開平3-109661
全件表示

前のページに戻る