特許
J-GLOBAL ID:200903082565527403

シーケンス処理装置

発明者:
出願人/特許権者:
代理人 (1件): 山本 秀策
公報種別:公開公報
出願番号(国際出願番号):特願平11-052017
公開番号(公開出願番号):特開2000-250846
出願日: 1999年02月26日
公開日(公表日): 2000年09月14日
要約:
【要約】【課題】 コマンド処理シーケンスの実行中におけるCPUの負荷を軽減することにより、データを高速に転送することを可能にするシーケンス処理装置を提供する。【解決手段】 CPU25に接続されたシーケンス処理装置1は、バス12からパケットを受け取るリンクコア回路14と、リンクコア回路14からパケットを受け取り、パケットの内容に応じて制御信号を出力するパケットフィルタ回路15と、パケットフィルタ回路15からの制御信号に応答して、コマンド処理シーケンスの実行を制御するシーケンス制御回路21と、シーケンス制御回路21の制御下で、リンクコア回路14からのパケットをコマンド受信バッファ22に出力するパケット処理回路20とを備えている。CPU25は、コマンド受信バッファ22に格納されたパケットに基づいてコマンドを実行する。
請求項(抜粋):
CPUに接続されたシーケンス処理装置であって、バスからパケットを受け取るリンクコア回路と、前記リンクコア回路から前記パケットを受け取り、前記パケットの内容に応じて制御信号を出力するパケットフィルタ回路と、前記パケットフィルタ回路からの制御信号に応答して、コマンド処理シーケンスの実行を制御するシーケンス制御回路と、前記シーケンス制御回路の制御下で、前記リンクコア回路からの前記パケットをコマンド受信バッファに出力するパケット処理回路とを備え、前記CPUは、前記コマンド受信バッファに格納された前記パケットに基づいてコマンドを実行する、シーケンス処理装置。
IPC (3件):
G06F 13/12 320 ,  G06F 13/38 350 ,  G06F 13/42 310
FI (3件):
G06F 13/12 320 D ,  G06F 13/38 350 ,  G06F 13/42 310
Fターム (3件):
5B014EB04 ,  5B014GB07 ,  5B077NN02
引用特許:
出願人引用 (1件) 審査官引用 (1件)

前のページに戻る