特許
J-GLOBAL ID:200903083417570878

システム・オン・チップのアーキテクチャ設計支援システム及びアーキテクチャ生成方法

発明者:
出願人/特許権者:
代理人 (1件): 三好 秀和 (外7名)
公報種別:公開公報
出願番号(国際出願番号):特願2000-012047
公開番号(公開出願番号):特開2001-202397
出願日: 2000年01月20日
公開日(公表日): 2001年07月27日
要約:
【要約】【課題】 システムアーキテクチャ設計工数が小さいシステム・オン・チップのアーキテクチャ設計支援システム及びアーキテクチャ生成方法を提供する。【解決手段】 対象となるシステムの仕様の記述から、システム・オン・チップのシステム・アーキテクチャの設計を支援する方法が示されている。予め与えられているハードウェアとソフトウェアが未分化な仕様から、再利用可能なフレキシブルなHWとSWモジュールを利用することにより、HW、SWアーキテクチャの設計を支援することを可能とした。
請求項(抜粋):
対象となるシステムの仕様の記述から、システム・オン・チップのシステム・アーキテクチャの設計を支援するシステムであって、ハードウェアモジュール及びソフトウェアモジュールの再利用可能なライブラリと、前記仕様記述に対応する複数のタスクの夫々に関して選択され、その実現に適したハードウェアモジュールとソフトウェアモジュールの組み合わせから、前記仕様記述に対応するシステムを実装するためのハードウェア及びソフトウェアのシステム・アーキテクチャを生成することを特徴とするシステム・オン・チップのアーキテクチャ設計支援システム。
IPC (2件):
G06F 17/50 ,  H01L 21/82
FI (2件):
G06F 15/60 654 M ,  H01L 21/82 C
Fターム (12件):
5B046AA08 ,  5B046BA02 ,  5B046KA06 ,  5F064AA10 ,  5F064DD03 ,  5F064DD07 ,  5F064EE03 ,  5F064EE47 ,  5F064HH05 ,  5F064HH06 ,  5F064HH08 ,  5F064HH12
引用特許:
審査官引用 (1件)
引用文献:
前のページに戻る