特許
J-GLOBAL ID:200903084450729935

プリント回路基板特性評価方法、及び記憶媒体

発明者:
出願人/特許権者:
代理人 (3件): 机 昌彦 ,  工藤 雅司 ,  谷澤 靖久
公報種別:公開公報
出願番号(国際出願番号):特願2005-107901
公開番号(公開出願番号):特開2005-251223
出願日: 2005年04月04日
公開日(公表日): 2005年09月15日
要約:
【課題】 基板製造前の基板レイアウト作成中もしくはレイアウト作成後に、電源電圧変動を抑え、かつ電源供給系回路の共振による不要電磁放射を防止したプリント回路基板が設計できているかを評価する。【解決手段】 基板全体のレイアウト情報を入力装置にて取り込み(S10)、電源供給系回路のレイアウト情報だけを抽出手段にて抽出し(S11)、これを記憶装置の記憶部にて保存し(S12)、これを変換手段にて取り込み、電気回路情報に変換し(S13)、この電気回路情報を用いて、ある指定したアクティブ素子の電源端子接続位置から見た電源供給系回路のインピーダンス特性を算出し(S14)、その結果を表示する(S15)。【選択図】 図2
請求項(抜粋):
プログラムされたコンピュータによってプリント回路基板特性を評価する方法であって、プリント回路基板上に実装された各アクティブ素子の電源端子接続位置から見た基板内の電源供給系回路のインピーダンス特性を算出する工程と、この電源端子接続位置からそれに最も近い位置に接続したコンデンサ素子までのインピーダンス特性とを算出する工程と、前記電源供給系回路のインピーダンス特性と前記コンデンサ素子までのインピーダンス特性の大きさ、位相、実数部、虚数部のいずれかを比較することによって、この電源供給系回路内で共振が起こるか否かを判断する工程とを含むことを特徴とするプリント回路基板特性評価方法。
IPC (1件):
G06F17/50
FI (1件):
G06F17/50 666V
Fターム (3件):
5B046AA08 ,  5B046BA03 ,  5B046JA04
引用特許:
出願人引用 (1件)

前のページに戻る