特許
J-GLOBAL ID:200903084470308103
高速視覚センサ装置
発明者:
,
出願人/特許権者:
代理人 (1件):
長谷川 芳樹 (外3名)
公報種別:公開公報
出願番号(国際出願番号):特願平8-296594
公開番号(公開出願番号):特開平10-145680
出願日: 1996年11月08日
公開日(公表日): 1998年05月29日
要約:
【要約】【課題】 本発明は、高速の画像処理が可能で、安定して製造可能な多画素数の高速視覚センサ装置を提供することを課題としている。【解決手段】 受光素子アレイ11の各列の受光素子120に対して1個のA/D変換器210を対応させたA/D変換器アレイ13と、受光素子120と1対1に対応する演算素子400からなる演算素子アレイ14とを備えている。演算素子400は並列処理により画像処理演算を高速で行うことができる。また、A/D変換器210を各列ごとに対応させたため、受光素子アレイ11と演算素子アレイ13間の伝送路が少なく、両者を分離して製造・配置でき、集積度を最適化し、多画素化に対応できると同時に、安定した製造が行える利点がある。
請求項(抜粋):
複数の受光素子が2次元状に配列された受光素子アレイと、前記受光素子アレイの各列に対応して設けられ、対応する1列中の受光素子から順次読み出された出力信号をアナログ・デジタル変換する複数のA/D変換器を有し、当該複数のA/D変換器が1次元状に配列されて構成されるA/D変換器アレイと、前記受光素子アレイの各受光素子と1対1に対応して設けられ、前記A/D変換器アレイから転送された対応する受光素子の出力信号に相当するデジタル信号について所定の演算を行う複数の演算素子を有し、当該複数の演算素子を2次元状に配列して、並列演算処理を行う演算素子アレイと、前記受光素子アレイ及び前記A/D変換器アレイ並びに前記演算素子アレイを制御する制御回路と、を備える高速視覚センサ装置。
前のページに戻る