特許
J-GLOBAL ID:200903085055278661

多機能周辺装置および記憶媒体

発明者:
出願人/特許権者:
代理人 (1件): 吉田 稔 (外2名)
公報種別:公開公報
出願番号(国際出願番号):特願平8-223384
公開番号(公開出願番号):特開平10-065893
出願日: 1996年08月26日
公開日(公表日): 1998年03月06日
要約:
【要約】【課題】 多機能周辺装置において、メモリの残容量不足に起因する機能停止を回避する。【解決手段】 多重通信可能で、情報処理装置との間で複数の機能を実現するためのデータの送受を行う送受手段と、送受手段により受信されたデータを含む各種のデータを記憶する記憶手段と、記憶手段の残容量を判断する(S13,S23)残容量判断手段と、残容量判断手段により記憶手段の残容量が所定値以下であると判断されたときに(S13:YES,S23:YES)、送受手段により受信されるデータのうち、複数の機能のうちの特定の機能に係るデータの受信を禁止する(S16,S25)受信禁止手段とを備えた。
請求項(抜粋):
情報処理装置の周辺装置としての複数の機能を有し、マルチタスク処理により複数機能の同時動作を実行可能な多機能周辺装置であって、多重通信可能で、前記情報処理装置との間で前記複数の機能を実現するためのデータの送受を行う送受手段と、前記送受手段により受信されたデータを含む各種のデータを記憶する記憶手段と、前記記憶手段の残容量を判断する残容量判断手段と、前記残容量判断手段により前記記憶手段の残容量が所定値以下であると判断されたときに、前記送受手段により受信されるデータのうち、前記複数の機能のうちの特定の機能に係るデータの受信を禁止する受信禁止手段とを備えたことを特徴とする、多機能周辺装置。
IPC (6件):
H04N 1/21 ,  B41J 5/30 ,  G06F 13/00 353 ,  G06F 13/10 330 ,  H04N 1/00 107 ,  H04N 1/32
FI (6件):
H04N 1/21 ,  B41J 5/30 Z ,  G06F 13/00 353 C ,  G06F 13/10 330 D ,  H04N 1/00 107 A ,  H04N 1/32 Z
引用特許:
審査官引用 (1件)
  • メモリ制御装置
    公報種別:公開公報   出願番号:特願平5-041706   出願人:富士ゼロックス株式会社

前のページに戻る