特許
J-GLOBAL ID:200903088445898376
キャッシュ制御装置
発明者:
出願人/特許権者:
代理人 (1件):
滝本 智之 (外1名)
公報種別:公開公報
出願番号(国際出願番号):特願平10-118353
公開番号(公開出願番号):特開平11-312123
出願日: 1998年04月28日
公開日(公表日): 1999年11月09日
要約:
【要約】【課題】 ライトアクセスにおけるキャッシュミス時に主記憶領域からのアロケートを行なうか否かを選択可能にすることにより、主記憶領域およびキャッシュメモリへのアクセスの最適化を可能とする。【解決手段】 アロケート制御部11を含むキャッシュメモリ制御装置3は、ライトでのキャッシュアクセスにおいてキャッシュミスであった場合、キャッシュ制御レジスタ6からのアロケートを行なうか否かの情報12をもとにアロケート制御を行なう。キャッシュ制御レジスタの設定変更をユーザは自由に行なうことが可能であり、キャッシュミス時のアロケートを行なうか否かは自由に設定可能である。このことにより、主記憶領域4およびキャッシュメモリ5へのアクセスをシステムおよびアプリケーション実行に対して最適化することが可能となる。
請求項(抜粋):
主記憶領域のデータを一時的に格納するキャッシュメモリの制御を行うキャッシュ制御装置において、前記キャッシュメモリへのライトアクセスがキャッシュミスである場合、前記主記憶領域からデータを前記キャッシュメモリ内部に転送するか否かを選択可能なキャッシュ制御装置。
FI (4件):
G06F 12/08 M
, G06F 12/08 B
, G06F 12/08 P
, G06F 12/08 W
引用特許:
審査官引用 (1件)
-
キャッシュ制御機構
公報種別:公開公報
出願番号:特願平9-320423
出願人:株式会社日立製作所
前のページに戻る