特許
J-GLOBAL ID:200903089035004790
液晶表示装置
発明者:
,
出願人/特許権者:
代理人 (1件):
小川 勝男
公報種別:公開公報
出願番号(国際出願番号):特願平11-028109
公開番号(公開出願番号):特開2000-227608
出願日: 1999年02月05日
公開日(公表日): 2000年08月15日
要約:
【要約】【課題】液晶表示装置において消費電力を低減しても表示品質の良好な液晶表示装置を提供する。【解決手段】画素部にはTFTによるダイナミック型のメモリ回路と、メモリの内容に対応して表示を制御する液晶駆動回路を設け、周辺には、表示内容を記憶する画像メモリを組み合わせ、画素の表示内容を変化させる毎に画素が含まれる1ラインの表示データを更新し、また、ラインカウンタにより周期的に全ラインの表示内容を書き換えるよう制御する駆動回路により液晶表示装置を駆動する。
請求項(抜粋):
少なくとも一方が透明な一対の基板と、前記一対の基板間に挟持された液晶層とを有する液晶表示装置において、前記一対の基板の一方の基板に複数の走査電極と、前記複数の走査電極にマトリクス状に交差する複数の信号電極とを有し、前記一方の基板の前記複数の走査電極と前記複数の信号電極とにより囲まれたそれぞれの画素領域に、対応する走査電極と信号電極とに接続され、走査信号に応動して信号電極からの表示データを取り込み保持する表示データ保持回路と、前記表示データ保持回路に接続され、この回路によってスイッチングが制御されるスイッチング素子と、前記スイッチング素子と並列にコンデンサと、前記スイッチング素子と接続された表示電極とを有し、前記画素領域の表示内容を画素ごとに割り当てられた格納領域に保持し、画素ごとに書き込み可能であり、任意の列について、画素の列方向1列のデータを単位としてラインバッファに取り出すよう構成された画像メモリを有し、ラインバッファの出力と前記信号電極とが接続されており、前記画像メモリへの書き込む画素の座標を示す画素アドレスを、画素を含む表示部のライン座標に変換する機能を有するアドレスライン変換回路と、前記アドレスライン変換回路出力により指示された前記走査電極を選択駆動する表示ライン選択回路を有し、任意の画素の表示データを画像メモリに書き込んだ後、書き込んだ画素が含まれる1ライン分の表示データを表示部に転送し、前記表示ラインの前記アドレスライン変換回路により指示されたラインを選択し1ライン分の表示を書き換えるよう制御してなることを特徴とする液晶表示装置。
IPC (3件):
G02F 1/136 500
, G02F 1/133 550
, G09G 3/36
FI (3件):
G02F 1/136 500
, G02F 1/133 550
, G09G 3/36
Fターム (47件):
2H092GA49
, 2H092GA51
, 2H092GA59
, 2H092JA24
, 2H092JB13
, 2H092JB43
, 2H092KA04
, 2H092KA07
, 2H092NA01
, 2H092NA25
, 2H092NA26
, 2H092PA06
, 2H092QA07
, 2H093NA16
, 2H093NA20
, 2H093NA21
, 2H093NA42
, 2H093NC13
, 2H093NC15
, 2H093NC16
, 2H093NC22
, 2H093NC23
, 2H093NC25
, 2H093NC26
, 2H093NC28
, 2H093NC34
, 2H093NC90
, 2H093ND10
, 2H093ND15
, 2H093ND39
, 2H093ND58
, 2H093NE10
, 2H093NF05
, 5C006AF42
, 5C006BA01
, 5C006BB16
, 5C006BB28
, 5C006BC20
, 5C006BF02
, 5C006BF05
, 5C006BF11
, 5C006BF22
, 5C006BF24
, 5C006BF37
, 5C006EC08
, 5C006FA42
, 5C006FA47
引用特許:
審査官引用 (4件)
-
液晶表示装置
公報種別:公開公報
出願番号:特願平7-316505
出願人:株式会社東芝
-
液晶表示装置
公報種別:公開公報
出願番号:特願平8-040703
出願人:株式会社東芝
-
反射型液晶表示装置
公報種別:公開公報
出願番号:特願平7-225560
出願人:パイオニアビデオ株式会社, パイオニア株式会社
-
液晶表示装置
公報種別:公開公報
出願番号:特願平7-157910
出願人:株式会社東芝
全件表示
前のページに戻る