特許
J-GLOBAL ID:200903089419749792
異なる周波数で動作するバス間でやりとりされるバッファリングデータ
発明者:
,
,
出願人/特許権者:
代理人 (1件):
平木 祐輔 (外2名)
公報種別:公表公報
出願番号(国際出願番号):特願2000-518329
公開番号(公開出願番号):特表2001-521246
出願日: 1998年10月27日
公開日(公表日): 2001年11月06日
要約:
【要約】異なる速度でデータを転送するバス(12、18)間におけるデータのバッファリングに使用するための「仮想FIFO」システムは、メモリ装置(31)と、メモリ装置を、各々が個別のデータバッファとして構成された複数の領域(32-1、32-2、32-N)に分割するコントローラ(35)とを備えている。
請求項(抜粋):
各々が異なる速度で動作するソースバスとデスティネーションバスの間のデータ転送を管理するための先入れ先出し(FIFO)ブリッジ装置であって、 可変数N個の個別のメモリバンクへの動的な分割が可能であり、前記メモリバンクの各々が、データ転送動作中に、前記ソースバスからデスティネーションバスへ転送されるデータを格納するメモリ装置と、 前記メモリ装置を分割するために動作可能であり、また、前記メモリバンクに予め格納されたすべてのデータが読出されるまで、いかなる前記メモリバンクへの書込みも禁止する方法で、ステータスフラグをセットするために協同する書込みコントローラおよび読出しコントローラを有するコントローラと、を有する、ブリッジ装置。
IPC (4件):
G06F 13/12 330
, G06F 5/06 313
, G06F 13/36 310
, G06F 13/38 310
FI (4件):
G06F 13/12 330 G
, G06F 5/06 313
, G06F 13/36 310 F
, G06F 13/38 310 B
Fターム (10件):
5B014GC28
, 5B061FF06
, 5B061GG01
, 5B061GG06
, 5B061RR03
, 5B077BA05
, 5B077BA06
, 5B077BA09
, 5B077DD17
, 5B077MM02
引用特許: