特許
J-GLOBAL ID:200903089952630543

電力変換装置

発明者:
出願人/特許権者:
代理人 (7件): 三好 秀和 ,  岩▲崎▼ 幸邦 ,  川又 澄雄 ,  中村 友之 ,  伊藤 正和 ,  高橋 俊一 ,  高松 俊雄
公報種別:公開公報
出願番号(国際出願番号):特願2005-265013
公開番号(公開出願番号):特開2007-082303
出願日: 2005年09月13日
公開日(公表日): 2007年03月29日
要約:
【課題】 FETに対するPWM基本信号のON時間が遅延手段の遅延時間より短い場合にスイッチング信号を補正することでFETに逆並列接続されたダイオードに逆電流が生じる場合には必ず逆電圧を印加することを可能とし、ダイオード(寄生ダイオード)に逆方向電流が流れることを抑制し、消費電力やノイズの低減を図ることができる電力変換装置を提供する。【解決手段】 ダイオード6が接続された一対の主回路スイッチング素子5と、PWM基本信号を生成する手段13cと、このPWM基本信号を所定時間遅延させる遅延手段13dと、遅延時間とPWM基本信号のON時間を比較し、遅延時間よりもPWM基本信号のON時間が短い場合には一方のスイッチング素子のON状態を維持するスイッチング信号補正手段13eと、ダイオード6に対して逆電圧を印加する逆電圧印加手段7を備える。【選択図】 図2
請求項(抜粋):
直流電圧源に直列接続され、少なくとも一方がFETからなり、スイッチング信号に基づくON又はOFF制御により誘導性負荷に電力を供給する一対の主回路スイッチング素子と、 前記一対の主回路スイッチング素子のそれぞれに逆並列接続されたダイオードと、 前記一対の主回路スイッチング素子を駆動するためのPWM基本信号を生成するPWM基本信号生成手段と、 前記PWM基本信号生成手段で生成されたPWM基本信号に基づき生成される前記スイッチング信号のONタイミングを所定時間遅延させる遅延手段と、 前記FETに対する前記PWM基本信号のON時間が遅延時間より短い場合には、前記FETと対となるスイッチング素子のON状態を維持するように前記スイッチング信号を補正するスイッチング信号補正手段と、 前記スイッチング信号補正手段による補正後のスイッチング信号に基づいて前記FETに逆並列接続された前記ダイオードに前記直流電源の電圧より低い逆電圧を印加する逆電圧印加手段と、 を備えることを特徴とする電力変換装置。
IPC (2件):
H02M 7/48 ,  H02M 1/08
FI (2件):
H02M7/48 E ,  H02M1/08 A
Fターム (11件):
5H007AA01 ,  5H007BB06 ,  5H007CA01 ,  5H007CB02 ,  5H007CB05 ,  5H007DC02 ,  5H007EA02 ,  5H740BA11 ,  5H740BB05 ,  5H740BC01 ,  5H740BC02
引用特許:
出願人引用 (2件)
  • 電力変換装置
    公報種別:公開公報   出願番号:特願平9-133587   出願人:株式会社東芝
  • 電源装置
    公報種別:公開公報   出願番号:特願平3-202865   出願人:松下電器産業株式会社
審査官引用 (2件)
  • 電力変換装置
    公報種別:公開公報   出願番号:特願平9-133587   出願人:株式会社東芝
  • 電源装置
    公報種別:公開公報   出願番号:特願平3-202865   出願人:松下電器産業株式会社

前のページに戻る