特許
J-GLOBAL ID:200903090100219420

取引処理装置

発明者:
出願人/特許権者:
代理人 (1件): 鈴江 武彦 (外6名)
公報種別:公開公報
出願番号(国際出願番号):特願平11-368310
公開番号(公開出願番号):特開2001-184567
出願日: 1999年12月24日
公開日(公表日): 2001年07月06日
要約:
【要約】【課題】 装置本体を分解して本体内のメモリからセキュリティに関する秘密情報を不正に取得するのを、同メモリから秘密情報を消去することなく防止する。【解決手段】 取引処理装置本体1のカバーオープンを検知するカバーオープン検出回路6を設ける。そして、このカバーオープン検出回路6により取引処理装置本体1のカバーオープンを検知すると、決済処理のセキュリティに関する秘密情報を記憶した第2RAM5をアクセス不能にする。
請求項(抜粋):
カードリーダで読み取った決済用カードのカードデータとピンパッドを介して入力された暗証番号とに基づいて売買取引の決済を処理する取引処理装置において、決済処理のセキュリティに関する秘密情報を記憶するメモリと、このメモリを内部に搭載した取引処理装置本体のカバーオープンを検知するカバーオープン検出手段と、このカバーオープン検出手段により前記取引処理装置本体のカバーオープンを検知したことに応じて前記メモリをアクセス不能にする不正防止手段と、を具備したことを特徴とする取引処理装置。
IPC (2件):
G07G 1/12 321 ,  G07G 1/00 331
FI (2件):
G07G 1/12 321 P ,  G07G 1/00 331 B
Fターム (13件):
3E042BA10 ,  3E042BA18 ,  3E042CA01 ,  3E042CA08 ,  3E042CC02 ,  3E042CC03 ,  3E042CC09 ,  3E042CD04 ,  3E042CE06 ,  3E042CE09 ,  3E042DA01 ,  3E042DA08 ,  3E042EA01
引用特許:
審査官引用 (3件)

前のページに戻る