特許
J-GLOBAL ID:200903090552383421
多重一致検出装置
発明者:
出願人/特許権者:
代理人 (1件):
高田 守
公報種別:公開公報
出願番号(国際出願番号):特願平5-301714
公開番号(公開出願番号):特開平7-153279
出願日: 1993年12月01日
公開日(公表日): 1995年06月16日
要約:
【要約】【目的】 同時に複数の信号線が“1”になる多重一致を検出する、簡単な構造で、設計の容易な多重一致検出装置を得る。【構成】 CAM回路5は、信号1a〜1dの中で、記憶しているデータが外部から指定されたデータと一致している信号を“1”にする。エンコード回路8は、“1”になっている信号1a〜1dのうちのいずれか一つを示す順序を符号化し、符号化したデータ80a,80bを出力する。デコード回路9は、データ80a,80bを複号して、4つの出力信号を生成する。排他的論理和回路10a〜10dは、信号1a〜1dに対応したデコード回路9の出力信号とをそれぞれ比較しその結果を4入力論理和回路11に対して出力する。【効果】 簡単な構造で、設計が容易なデコード回路9と排他的論理和回路10a〜10dと論理和回路11により信号1a〜1dの多重一致を検出できる。
請求項(抜粋):
第1または第2の電位をとる信号を伝送する、順序づけされた複数の信号線と、前記第1の電位になっている前記複数の信号線のうちのいずれか一つを示す前記順序を符号化し、符号化したデータを出力するエンコード回路と、前記エンコード回路が出力した前記データを複号して、前記信号線の数と同数の出力信号を生成するデコード回路と、前記信号線の信号と該信号線に対応した前記デコード回路の前記出力信号とをそれぞれ比較して前記エンコード回路における符号化の誤りを判断する符号化誤り判断回路とを備える、多重一致検出装置。
引用特許:
審査官引用 (2件)
-
特開平4-325997
-
半導体連想メモリ装置
公報種別:公開公報
出願番号:特願平5-251324
出願人:日本電気株式会社
前のページに戻る