特許
J-GLOBAL ID:200903095350605246

分散PWM階調処理装置及びプリンタ

発明者:
出願人/特許権者:
代理人 (1件): 小川 勝男
公報種別:公開公報
出願番号(国際出願番号):特願平10-252176
公開番号(公開出願番号):特開2000-004359
出願日: 1998年09月07日
公開日(公表日): 2000年01月07日
要約:
【要約】【課題】 画像処理装置において、1つの閾値パターン内で複数の網点を形成する網点ディザと、この複数の網点間で階調を分散するPWMによる多値化を、小規模のメモリと回路で実現することにより、高速で高密度・高階調の階調処理を実現する【解決手段】 入力階調値niと閾値ncの差分値Δn=ni-ncを0〜Δhの範囲内に切り詰め、Δhの下位sbitを切り捨て或いは切り上げ処理により除く。一方で、閾値間隔がΔhの2のs乗(2^s)個の閾値パターンΔh×K、Δh×K+1、...、Δh×K+2^(s-1)を組み合わせて得られる拡張閾値パターンから閾値配列を生成する。
請求項(抜粋):
レーザパルス幅変調(PWM)により階調制御を行うPWM発生回路と、閾値n<SB>c</SB>を保存する閾値テーブルとを備え、tbit(t≧8)の入力階調値n<SB>i</SB>をこの入力階調値n<SB>i</SB>と前記閾値n<SB>c</SB>との差分値Δn=n<SB>i</SB>-n<SB>c</SB>によりPWM階調値に変換する階調処理装置において、前記差分値の上限値となる閾値間隔Δhを収めたレジスタを備え、0≦Δn≦Δhの場合に前記差分値Δnの下位s(0<s<4)bitを切り捨てた値、或いは下位sbitを残りの上位(t-s)bitに切り上げた値をPWM階調値とする階調処理装置。
IPC (3件):
H04N 1/405 ,  B41J 2/52 ,  B41J 2/44
FI (3件):
H04N 1/40 B ,  B41J 3/00 A ,  B41J 3/00 M
Fターム (32件):
2C262AA05 ,  2C262AA24 ,  2C262AA27 ,  2C262BB03 ,  2C262BB06 ,  2C262BB12 ,  2C262BB19 ,  2C262BB44 ,  2C262BC01 ,  2C262BC17 ,  2C362CA03 ,  2C362CA09 ,  5C077LL17 ,  5C077LL18 ,  5C077MP08 ,  5C077NN04 ,  5C077NN08 ,  5C077NN17 ,  5C077PP15 ,  5C077PP20 ,  5C077PP33 ,  5C077PP38 ,  5C077PP47 ,  5C077PQ08 ,  5C077PQ12 ,  5C077PQ20 ,  5C077PQ22 ,  5C077PQ23 ,  5C077RR10 ,  5C077RR11 ,  5C077RR13 ,  5C077TT03
引用特許:
出願人引用 (3件) 審査官引用 (5件)
全件表示

前のページに戻る