特許
J-GLOBAL ID:200903095857443051

時間計数回路及びカウンタ回路

発明者:
出願人/特許権者:
代理人 (1件): 前田 弘 (外1名)
公報種別:公開公報
出願番号(国際出願番号):特願平8-061229
公開番号(公開出願番号):特開平8-330946
出願日: 1996年03月18日
公開日(公表日): 1996年12月13日
要約:
【要約】【課題】 高精度で且つ消費電力の少ない、パルス信号のパルス間隔を測定する時間計数回路を提供する。【解決手段】 リング状に接続された奇数個のインバータからなり、信号の遷移が循環するインバータリング11と、測定対象のパルス信号の立ち上がり時に前記インバータリング11を構成する全てのインバータの出力端子の信号を出力する保持回路列12と、反転回路列13a及びエンコーダ13bからなり前記信号を数値データに変換し出力する信号変換手段と、インバータリング11における信号遷移の周回数を計数するカウンタ15a及びカウンタ出力保持回路15bと、信号変換手段から出力される数値データをカウンタ出力保持回路15bから出力される信号遷移の周回数を用いて補正する機能を有する時間差演算回路14からなる。
請求項(抜粋):
同一構成の奇数個の遅延回路からなり,発振によって信号の遷移が循環する遅延回路リングを備え、前記遅延回路リングの出力信号から得られた数値データを演算が容易になるよう補正する機能を有することを特徴とする時間計数回路。
IPC (4件):
H03K 21/12 ,  G04F 10/04 ,  H03K 23/40 ,  H03K 27/00
FI (4件):
H03K 21/12 ,  G04F 10/04 Z ,  H03K 23/40 ,  H03K 27/00
引用特許:
審査官引用 (1件)

前のページに戻る