特許
J-GLOBAL ID:200903096922294987

π/4シフトDQPSK変調器

発明者:
出願人/特許権者:
代理人 (1件): 鈴江 武彦
公報種別:公開公報
出願番号(国際出願番号):特願平5-104586
公開番号(公開出願番号):特開平6-315039
出願日: 1993年04月30日
公開日(公表日): 1994年11月08日
要約:
【要約】【目的】 フィルタのゲート数を低減し、これにより回路構成の大幅な小形化を実現できるπ/4シフトDQPSK変調器を提供する。【構成】 マッピング機能とフィルタ機能とを備えたマッピング/フィルタ回路6を設け、各シンボルごとに得られる位相位置情報をこのマッピング/フィルタ回路6のシフトレジスタ61,62,63にシフト入力し、この1シンボルの位置情報がシフト入力されるごとに、係数メモリ回路7から予め記憶してある256サンプル分のフィルタリング処理済みのフィルタ係数データを順次読出して、これらのフィルタ係数データを上記シフトレジスタ61,62,63から並列出力された10シンボル分の位置情報を基に数値変換部65で数値変換することにより、フィルタリングされたマッピングデータMFを得るようにしたものである。
請求項(抜粋):
送信データストリームを複数系列のデータストリームに変換するためのシリアル/パラレル変換手段と、このシリアル/パラレル変換手段から出力された前記複数系列のデータストリームの各シンボルごとに、この着目したシンボルのビット情報とその1シンボル前に伝送された搬送波の位相振幅平面上の位置情報とから、前記着目したシンボルを伝送する搬送波の位相振幅平面上の位置情報を得るための位置情報生成手段と、この位置情報生成手段から出力された位置情報をシンボルレートに同期して直列にシフト入力し、1シンボルが入力されるごとに記憶中の所定シンボル数の位置情報を並列に出力するためのシフトレジスタと、このシフトレジスタから並列出力された各位置情報からその振幅情報をそれぞれ検出するための振幅情報検出手段と、前記シンボルレートの複数倍の周波数を有するサンプルクロックに同期してカウント動作を行ない、そのカウント値に応じたアドレスを出力するためのアドレス発生手段と、このアドレス発生手段から出力されたアドレス値と前記シフトレジスタの所定段目に記憶されている位置情報とを基に、上記所定段目に対応したフィルタ係数情報を出力するための記憶手段と、この記憶手段から出力されたフィルタ係数情報と、前記振幅情報検出手段により得られた各振幅情報とをそれぞれ演算するための複数の演算手段と、この演算手段により得られた各演算結果の総和を求め、この総和値を波形整形された変調データとして出力するための総和手段とを具備したことを特徴とするπ/4シフトDQPSK変調器。
引用特許:
審査官引用 (4件)
全件表示

前のページに戻る