特許
J-GLOBAL ID:200903097098300600

制御装置

発明者:
出願人/特許権者:
代理人 (1件): 大岩 増雄
公報種別:公開公報
出願番号(国際出願番号):特願平9-085178
公開番号(公開出願番号):特開平10-283253
出願日: 1997年04月03日
公開日(公表日): 1998年10月23日
要約:
【要約】【課題】 実アドレス生成処理の高速化を図る。【解決手段】 初期設定に基づいてマップメモリ(図示せず)の仮想アドレス・実アドレスの変換情報を参照して上位実アドレスを取得し、この取得した上位実アドレスとオフセットをインクリメンタ103でインクリメントして得られる値から命令コード格納メモリ実アドレス102を生成し、この生成した実アドレス102により命令コードを取り出す。この動作を繰り返しページオーバー検出回路104でページオーバーを検出すると、インクリメンタ106でインクリメントしてページを進め、モジュールNo、ページNoと共にマップメモリアドレス107を生成し、マップメモリを参照して生成したマップメモリアドレスに対応する実アドレスの命令コードを取り出す。ページを進める以外はマップメモリを参照しないので処理の高速化が図れる。
請求項(抜粋):
計算機機能を有し、マップメモリに格納された仮想アドレス・実アドレスの変換情報を参照して命令コード格納メモリにページ単位で格納された命令コード格納メモリ実アドレスの命令コードを取り出して実行しプラント等を制御する制御装置において、初期設定する場合と上記ページを変更する場合は、上記マップメモリの仮想アドレス・実アドレスの変換情報を参照して上位実アドレスを取得し、取得した上位実アドレスを命令コード格納メモリ実アドレスとして命令コードを取り出し、上記の場合以外は、上記取得した上位実アドレスとオフセットをインクリメントして得られる値から命令コード格納メモリ実アドレスを生成し、生成した命令コード格納メモリ実アドレスの命令コードを取り出すようにした命令コード収納メモリ実アドレス生成手段を備えたことを特徴とする制御装置。
IPC (2件):
G06F 12/02 570 ,  G05B 15/02
FI (2件):
G06F 12/02 570 A ,  G05B 15/02 P
引用特許:
審査官引用 (3件)
  • 特開昭63-149734
  • 特開昭62-024341
  • 制御命令演算処理装置
    公報種別:公開公報   出願番号:特願平6-063436   出願人:三菱電機株式会社

前のページに戻る