特許
J-GLOBAL ID:200903097365484430
PLL回路を有する信号処理装置
発明者:
,
出願人/特許権者:
代理人 (1件):
伊東 忠彦
公報種別:公開公報
出願番号(国際出願番号):特願平5-328881
公開番号(公開出願番号):特開平7-183803
出願日: 1993年12月24日
公開日(公表日): 1995年07月21日
要約:
【要約】【目的】 低電力消費で安定かつ精度良くシリアルデータに同期したクロック信号を発生できるPLL回路を用いた信号処理装置を提供することを目的とする。【構成】 シリアル入力データ信号に同期して動作する第1のPLL回路(100)と、外部基準クロック信号に同期して動作する第2のPLL回路(200)とを有し、前記第1のPLL回路内の発振周波数を前記第2のPLL回路で制御する構成である。
請求項(抜粋):
シリアル入力データ信号に同期して動作する第1のPLL回路(100)と、外部基準クロック信号に同期して動作する第2のPLL回路(200)とを有し、前記第1のPLL回路内の発振周波数を前記第2のPLL回路で制御することを特徴とする信号処理装置。
IPC (3件):
H03L 7/14
, H03L 7/22
, H04L 7/033
引用特許:
審査官引用 (10件)
-
特開昭61-261923
-
特開平2-244820
-
特開昭63-033029
-
特開昭56-048726
-
特開平2-126722
-
特開平4-233841
-
特開平4-348629
-
位相同期回路
公報種別:公開公報
出願番号:特願平4-083801
出願人:日本電気エンジニアリング株式会社
-
特開平4-142673
-
特開平3-096991
全件表示
前のページに戻る