特許
J-GLOBAL ID:200903098170771210

ビット同期回路

発明者:
出願人/特許権者:
代理人 (1件): 井出 直孝 (外1名)
公報種別:公開公報
出願番号(国際出願番号):特願平9-194281
公開番号(公開出願番号):特開平11-041220
出願日: 1997年07月18日
公開日(公表日): 1999年02月12日
要約:
【要約】【課題】 入力データのクロックレートが大きくなると、ビット同期を行うためのオーバーヘッドが無視できなくなり、ごく短時間に同期を行う必要がある。【解決手段】 データの変化点とほぼ同じ時刻に変化点を持つクロックを選択し、このクロックを反転させたクロックをデータを判定するクロックとして用いる。
請求項(抜粋):
クロックに同期するデータを入力する入力端子と、この入力端子のデータを自装置クロック信号で判定する判定回路とを備えたビット同期回路において、前記入力端子のデータの変化点の時刻からほぼ180度位相の異なる時刻に変化点を持つクロックを前記判定回路に供給する自装置クロックとして設定する手段を備えたことを特徴とするビット同期回路。
IPC (2件):
H04L 7/02 ,  H04L 25/40
FI (2件):
H04L 7/02 Z ,  H04L 25/40 B
引用特許:
審査官引用 (2件)

前のページに戻る