特許
J-GLOBAL ID:200903098216508462

処理装置

発明者:
出願人/特許権者:
代理人 (1件): 森下 賢樹
公報種別:公開公報
出願番号(国際出願番号):特願2004-083417
公開番号(公開出願番号):特開2005-276854
出願日: 2004年03月22日
公開日(公表日): 2005年10月06日
要約:
【課題】 機能の変更が可能なリコンフィギュラブル回路を有する処理装置を提供する。【解決手段】 本発明の処理装置10は、リコンフィギュラブル回路12の最終段以外の途中段からデータを出力可能な出力経路51a、51bを備える。出力経路51a、51bは、途中段のALUの演算結果を内部状態保持回路20のDFFに供給する。出力経路51は、途中段から出力可能なALUの個数を制限してもよく、これにより回路規模を減縮することも可能である。【選択図】図5
請求項(抜粋):
それぞれが複数の演算機能を選択的に実行可能な論理回路の多段配列と、前段の論理回路の出力と後段の論理回路の入力の接続関係を設定可能な接続部とを備えたリコンフィギュラブル回路と、 前記リコンフィギュラブル回路の出力データを最終段以外の途中段の論理回路から出力可能な出力経路と、 を備えたことを特徴とする処理装置。
IPC (1件):
H01L21/82
FI (2件):
H01L21/82 A ,  H01L21/82 S
Fターム (6件):
5F064AA07 ,  5F064AA08 ,  5F064BB09 ,  5F064FF04 ,  5F064FF36 ,  5F064FF52
引用特許:
出願人引用 (1件) 審査官引用 (2件)

前のページに戻る