文献
J-GLOBAL ID:201002215569358310   整理番号:10A0221071

トランジスタレベルの高密度規則回路のためのレイアウト生成ツール

Layout Generator for Transistor-Level High-Density Regular Circuits
著者 (3件):
資料名:
巻: 29  号:ページ: 197-210  発行年: 2010年02月 
JST資料番号: B0142C  ISSN: 0278-0070  CODEN: ITCSDI  資料種別: 逐次刊行物 (A)
記事区分: 原著論文  発行国: アメリカ合衆国 (USA)  言語: 英語 (EN)
抄録/ポイント:
抄録/ポイント
文献の概要を数百字程度の日本語でまとめたものです。
部分表示の続きは、JDreamⅢ(有料)でご覧頂けます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
超規則性レイアウト構造を持つトランジスタレベルの回路の自動配置配線の特性を研究し,設計自動化を行った。トランジスタアレイとして垂直スリットトランジスタ(VeST)に基づくファブリック構造を取り上げた。トランジスタはデュアルゲート,ジャンクションレスであり,CMOS製造工程により,シリコンオンインシュレータ型で製造できる。当アレイは,光近接効果補正(OPC)なしのメタライゼーションでカスタム化できる特長がある。当アレイに対して,従来のレイアウトツールは適用できず,新たな配置配線ツールを用意した。実験を通じて,提案したアレイ構造により,極度に高いレイアウト密度が可能なこと,自動化ツールが有効であること,その結果従来のレイアウト設計戦略を根本から変えることが可能であることを示した。
シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。

準シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。

分類 (3件):
分類
JSTが定めた文献の分類名称とコードです
トランジスタ  ,  半導体集積回路  ,  CAD,CAM 
タイトルに関連する用語 (5件):
タイトルに関連する用語
J-GLOBALで独自に切り出した文献タイトルの用語をもとにしたキーワードです

前のページに戻る