特許
J-GLOBAL ID:201003073666063698

コンボリューション演算回路、階層的コンボリューション演算回路及び物体認識装置

発明者:
出願人/特許権者:
代理人 (1件): 國分 孝悦
公報種別:公開公報
出願番号(国際出願番号):特願2008-309970
公開番号(公開出願番号):特開2010-134697
出願日: 2008年12月04日
公開日(公表日): 2010年06月17日
要約:
【課題】コンボリューション演算を簡易な構成で高速に実行することができるコンボリューション演算回路、階層的コンボリューション演算回路及び物体認識装置を提供する。【解決手段】制御部101、記憶部102〜103、シフトレジスタ104〜106、複数の乗算器107、複数の累積加算器108及び非線形変換処理部109がCNN処理部に設けられている。CNN処理部は、列方向に並列処理を行う階層的コンボリューション演算回路として機能する。【選択図】図2
請求項(抜粋):
複数の乗算器と、 前記複数の乗算器の第1の入力にデータを供給する第1のシフトレジスタと、 前記第1のシフトレジスタに供給する複数のデータを保持する第1の記憶手段と、 前記複数の乗算器の第2の入力にデータを供給する第2のシフトレジスタと、 前記第2のシフトレジスタに供給する複数のデータを保持する第2の記憶手段と、 前記複数の乗算器の出力を累積する複数の累積加算器と、 前記複数の累積加算器の出力を所定のタイミングでラッチする第3の記憶手段と、 前記第1の記憶手段及び前記第2の記憶手段に保持するデータを所定の領域に格納し、前記第3の記憶手段の出力を所定の領域に格納する第4の記憶手段と、 前記第1の記憶手段、前記第2の記憶手段、前記第3の記憶手段、前記第4の記憶手段、前記第1のシフトレジスタ、前記第2のシフトレジスタ及び前記累積加算器の動作を制御する制御手段と、 を有し、 前記制御手段は、 前記第1の記憶手段に保持された複数のデータを所定のタイミングで前記第1のシフトレジスタにセットし、 前記第2の記憶手段に保持された複数のデータを所定のタイミングで前記第2のシフトレジスタにセットし、 前記第1のシフトレジスタ及び前記第2のシフトレジスタを前記累積加算器の動作と同期してシフト動作させ、 前記シフト動作の期間中に前記第4の記憶手段に格納されているデータを前記第1の記憶手段又は第2の記憶手段の少なくとも一方に転送することを特徴とするコンボリューション演算回路。
IPC (2件):
G06F 17/10 ,  G06T 7/00
FI (2件):
G06F17/10 A ,  G06T7/00 300Z
Fターム (7件):
5B056AA05 ,  5B056BB26 ,  5L096AA06 ,  5L096BA08 ,  5L096BA18 ,  5L096CA02 ,  5L096LA17
引用特許:
出願人引用 (9件)
全件表示

前のページに戻る