文献
J-GLOBAL ID:201102227683431006   整理番号:11A1900739

Android端末におけるハードウェアによるJavaの高速化手法の提案

Proposal of a Hardware Scheme for Java Acceleration on Android Devices
著者 (3件):
資料名:
巻: 2011  号:ページ: ROMBUNNO.KONPYUTINGUSHISUTEMU,VOL.4,NO.3,115-132  発行年: 2011年10月15日 
JST資料番号: L7379A  ISSN: 1882-7772  資料種別: 逐次刊行物 (A)
記事区分: 原著論文  発行国: 日本 (JPN)  言語: 日本語 (JA)
抄録/ポイント:
抄録/ポイント
文献の概要を数百字程度の日本語でまとめたものです。
部分表示の続きは、JDreamⅢ(有料)でご覧頂けます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
Android端末では,Javaプログラムは,Dalvikバイトコードと呼ばれる独自のバイトコードに変換され,VMを介して実行される。VMによる実行は時間がかかるため,Javaバイトコードを携帯端末で実行する場合は,ハードウェア・アクセラレーションがよく行われる。一方,Dalvikバイトコードの場合は,まだ歴史が浅いため,その高速化に関する研究は十分でない。そこで我々は,携帯端末におけるDalvikバイトコード実行の高速化機構として,Dalvikアクセラレータを開発することにした。バイトコードの各オペランドはメモリ上に存在するため,単純にアクセラレータを実装すると,多数のメモリ・アクセスが発生してしまう。この問題に対し,物理レジスタを最大限活用することでメモリ・アクセスを削減する機構を提案する。本機構により,大部分のメモリ・アクセス命令を削減できることが分かった。(著者抄録)
シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。

準シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。

分類 (2件):
分類
JSTが定めた文献の分類名称とコードです
計算機システム開発  ,  入出力装置 
引用文献 (28件):
  • 1) ARM: ARM Architecture Reference Manual (2005).
  • 2) Bornstein, D.: Dalvik VM internals, Google I/O Developer Conference (2008).
  • 3) Capewell, P. and Watson, I.: A RISC Hardware Platform for Low Power Java, International Conference on VLSI Design, pp.138-143 (2005).
  • 4) Google, Inc.: Android. http://www.android.com/
  • 5) Google, Inc.: Android Developers. http://developer.android.com/
もっと見る

前のページに戻る