特許
J-GLOBAL ID:201103002150525710

均等化パルス幅制御回路

発明者:
出願人/特許権者:
代理人 (1件): 笹島 富二雄 (外1名)
公報種別:特許公報
出願番号(国際出願番号):特願平11-031664
公開番号(公開出願番号):特開2000-195292
特許番号:特許第3321668号
出願日: 1999年02月09日
公開日(公表日): 2000年07月14日
請求項(抜粋):
【請求項1】各アドレス信号が遷移するとき、それぞれのアドレス信号毎に所定パルス幅を有する各パルス信号を形成するパルス発生部と、前記パルス発生部で形成された各パルス信号を組み合わせて均等化パルス信号を出力する加算部と、外部のYプリデコーダ部から入力されるYコーディング信号及び冗長Y選択信号がイネーブルされたとき、前記加算部から出力される均等化パルス信号をラッチして、グリッチを均等化信号の範囲内に存在させるようにするグリッチ抑制部と、を備えて構成されたことを特徴とする均等化パルス幅制御回路。
IPC (3件):
G11C 29/00 603 ,  G11C 11/41 ,  G11C 11/413
FI (4件):
G11C 29/00 603 G ,  G11C 29/00 603 F ,  G11C 11/34 L ,  G11C 11/34 341 C
引用特許:
審査官引用 (1件)

前のページに戻る