特許
J-GLOBAL ID:201103008413899731

半導体装置

発明者:
出願人/特許権者:
代理人 (1件): 秋田 収喜
公報種別:特許公報
出願番号(国際出願番号):特願平11-285332
公開番号(公開出願番号):特開2001-110989
特許番号:特許第4498500号
出願日: 1999年10月06日
公開日(公表日): 2001年04月20日
請求項(抜粋):
【請求項1】 複数の回路ブロックを有し、電源配線によって各ブロックに電源が供給されている半導体装置において、 ブロック間電源配線によって供給された電力は、各ブロックに設けられた電力制御回路を介して、ブロック内電源配線によってブロック内に供給され、各ブロックに設けられた電力制御回路が、夫々のブロックの動作・非動作に応じて中央制御回路から送信される制御信号によって、そのブロックの非動作時に、供給するブロック内の電源電圧を低下させ、 前記ブロックの入力部にレベルシフト回路が、前記ブロックの出力部にリーク電流遮断回路が設けられていることを特徴とする半導体装置。
IPC (2件):
H01L 21/822 ( 200 6.01) ,  H01L 27/04 ( 200 6.01)
FI (1件):
H01L 27/04 M
引用特許:
出願人引用 (3件)
  • レベル変換回路
    公報種別:公開公報   出願番号:特願平9-281889   出願人:日本電気株式会社
  • 特開平3-149867
  • 特開昭58-089853
審査官引用 (5件)
  • 特開昭58-089853
  • 特開昭58-089853
  • 特開平3-149867
全件表示

前のページに戻る