特許
J-GLOBAL ID:201103010632635884

レベルシフト回路及びスイッチング電源装置

発明者:
出願人/特許権者:
代理人 (5件): 三好 秀和 ,  岩▲崎▼ 幸邦 ,  伊藤 正和 ,  高橋 俊一 ,  高松 俊雄
公報種別:公開公報
出願番号(国際出願番号):特願2009-263626
公開番号(公開出願番号):特開2011-109843
出願日: 2009年11月19日
公開日(公表日): 2011年06月02日
要約:
【課題】低コストで実現でき、小型化、低消費電力化及び高周波化に資するとともに、フリップフロップ回路の誤動作を防止するレベルシフト回路及びレベルシフト回路を用いたスイッチング電源装置を提供する。【解決手段】それぞれ一端がレベルシフト電源に接続された抵抗R1、R2と、抵抗R1の他端にドレインが接続されたトランジスタMN3と、抵抗R2の他端にドレインが接続されたトランジスタMN4と、入力信号に基づいてトランジスタMN3,MN4のオン/オフを制御するパルス発生回路10と、トランジスタMN3がオンである場合にセット信号、トランジスタMN4がオンである場合にリセット信号を生成する制御部と、セット信号とリセット信号とに基づいて入力信号をレベルシフトした出力信号を出力するフリップフロップ12とを備える。【選択図】図1
請求項(抜粋):
一端がレベルシフト電源に接続された第1抵抗と、 前記第1抵抗の他端にドレインが接続され、ソースがグランドに接続された第1のN型MOSFETと、 前記第1抵抗と同じ抵抗値を有し、一端が前記レベルシフト電源に接続された第2抵抗と、 前記第2抵抗の他端にドレインが接続され、ソースがグランドに接続された第2のN型MOSFETと、 入力信号に基づいて前記第1のN型MOSFETと前記第2のN型MOSFETとのオン/オフを制御するパルス発生回路と、 前記第1のN型MOSFETがオンである場合にセット信号を生成し、前記第2のN型MOSFETがオンである場合にリセット信号を生成し、前記第1のN型MOSFETのドレインにおける電位と前記第2のN型MOSFETのドレインにおける電位との間において電圧差が生じていない場合にはいずれの信号も生成しない制御部と、 前記制御部により生成されたセット信号とリセット信号とに基づいて前記入力信号をレベルシフトした出力信号を出力するフリップフロップと、 を備えることを特徴とするレベルシフト回路。
IPC (3件):
H02M 1/08 ,  H02M 3/28 ,  H03K 19/018
FI (3件):
H02M1/08 A ,  H02M3/28 T ,  H03K19/00 101C
Fターム (38件):
5H730AA01 ,  5H730AS01 ,  5H730BB26 ,  5H730BB57 ,  5H730BB62 ,  5H730CC01 ,  5H730DD04 ,  5H730DD16 ,  5H730DD21 ,  5H730DD27 ,  5H730EE03 ,  5H730EE07 ,  5H730EE59 ,  5H730FD01 ,  5H730FF19 ,  5H730FG01 ,  5H730VV03 ,  5H730XX05 ,  5H740AA04 ,  5H740BA12 ,  5H740BB05 ,  5H740BC01 ,  5H740BC02 ,  5H740HH05 ,  5H740JA01 ,  5H740JA25 ,  5H740JB01 ,  5H740KK01 ,  5J056AA00 ,  5J056BB02 ,  5J056BB17 ,  5J056BB22 ,  5J056BB51 ,  5J056CC21 ,  5J056DD27 ,  5J056DD55 ,  5J056EE08 ,  5J056FF08
引用特許:
審査官引用 (2件)
  • 信号処理装置
    公報種別:公開公報   出願番号:特願2001-119541   出願人:三菱電機株式会社
  • レベルシフト回路
    公報種別:公開公報   出願番号:特願平11-053484   出願人:富士電機株式会社

前のページに戻る