特許
J-GLOBAL ID:201103017592084086
消費電力を低減したアドレス生成回路
発明者:
出願人/特許権者:
代理人 (2件):
土井 健二
, 林 恒徳
公報種別:特許公報
出願番号(国際出願番号):特願平11-315690
公開番号(公開出願番号):特開2001-134438
特許番号:特許第4339468号
出願日: 1999年11月05日
公開日(公表日): 2001年05月18日
請求項(抜粋):
【請求項1】 原アドレスにステップ値を加算して更新されたアドレスを生成するアドレス更新回路を有するアドレス生成回路において、
前記アドレス更新回路は、
前記原アドレスとステップ値を加算する第1のアドレス更新回路と、
サーキュラーアドレッシング命令を実行する場合に、前記原アドレスとステップ値が供給され、当該原アドレスとステップ値とを加算しさらにサーキュラーモジュールサイズを加算もしくは減算する第2のアドレス更新回路と、
前記サーキュラーアドレッシング命令を実行しない場合に、前記第1のアドレス更新回路の出力を前記更新されたアドレスとして出力し、前記サーキュラーアドレッシング命令を実行する場合に、前記第1または第2のアドレス更新回路の出力を前記更新されたアドレスとして出力するセレクト回路とを有し、
前記サーキュラーアドレッシング命令を実行しない場合は、前記第2のアドレス更新回路の動作が停止することを特徴とするアドレス生成回路。
IPC (2件):
G06F 9/355 ( 200 6.01)
, G06F 9/34 ( 200 6.01)
FI (2件):
G06F 9/36 320
, G06F 9/36 310
引用特許:
審査官引用 (3件)
-
アドレス生成回路
公報種別:公開公報
出願番号:特願平6-042819
出願人:日本テキサス・インスツルメンツ株式会社
-
特開昭64-029932
-
特開昭59-191653
前のページに戻る